JAJSSD9D April 2006 – February 2024 LM94
PRODUCTION DATA
| パラメータ | テスト条件 | 標準値 (1) |
制限値 (2) |
単位 (制限) |
|
|---|---|---|---|---|---|
| ファン RPM からデジタルへの特性 | |||||
| カウンタ分解能 | 14 | ビット | |||
| ファン タコメータ パルス数に基づく | 2 | パルス | |||
| カウンタ周波数 | 22.5 | kHz | |||
| 精度 | ±6 | % (最大値) | |||
| PWM 出力の特性 | |||||
| 周波数の許容誤差 | ±6 | % (最大値) | |||
| デューティ サイクルの許容誤差 | ±2 | ±6 | % (最大値) | ||
| リセット入力 / 出力の特性 | |||||
| 電源オン時の 出力パルス幅 |
250 330 |
ms (最小値) ms (最大値) |
|||
| 最小入力パルス幅 | 10 | µs (最小値) | |||
| リセット出力立ち下がり時間 | 1.6V~0.4V のロジック レベル | 1 | µs (最大値) | ||
| SMBus タイミングの特性 | |||||
| fSMBCLK | SMBCLK (クロック) クロック周波数 | 10 100 |
kHz (最小) kHz (最大) |
||
| tBUF | STOP 条件と START 条件間の SMBus 解放時間 | 4.7 | µs (最小値) | ||
| tHD;STA | (繰り返し) START 条件の後のホールド時間。この期間が経過した後、最初のクロックが生成されます。 | 4.0 | µs (最小値) | ||
| tSU;STA | 繰り返し START 条件のセットアップ時間 | 4.7 | µs (最小値) | ||
| tSU;STO | STOP 条件のセットアップ時間 | 4.0 | µs (最小値) | ||
| tSU;DAT | SMBCLK が High になるまでのデータ入力のセットアップ時間 | 250 | ns (最小値) | ||
| tHD;DAT | SMBCLK が Low になった後のデータ出力ホールド時間 | 300 1075 |
ns (最小値) ns (最大値) |
||
| tLOW | SMBCLK Low 期間 | 4.7 50 |
µs (最小値) µs (最大値) |
||
| tHIGH | SMBCLK High 期間 | 4.0 50 |
µs (最小値) µs (最大値) |
||
| tR | 立ち上がり時間 | 1 | µs (最大値) | ||
| tF | 立ち下がり時間 | 300 | ns (最大値) | ||
| tTIMEOUT | シリアル バス インターフェイスを アイドル状態にリセットするために必要な、 SMBDAT またはSMBCLK が Low になっている時間のタイムアウト |
31 | 25 35 |
ms ms (最小値) ms (最大値) |
|
| tPOR | パワーオン リセット後にデバイスが動作可能な状態になるまでの時間 | VDD > +2.8V | 500 | ms (最大値) | |
| CL | SMBCLK および SMBDAT の容量性負荷 | 400 | pF (最大値) | ||
