JAJSV13C April   2024  – October 2025 CC3350 , CC3351

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. システム図
  6. ピン構成および機能
    1. 5.1 ピン配置図
    2. 5.2 ピン属性
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  電気的特性
    5. 6.5  熱抵抗特性
    6. 6.6  WLAN のパフォーマンス:2.4GHz レシーバの特性
    7. 6.7  WLAN のパフォーマンス:2.4GHz トランスミッタ出力
    8. 6.8  WLAN のパフォーマンス:5GHz レシーバの特性
    9. 6.9  WLAN のパフォーマンス:5GHz トランスミッタ出力
    10. 6.10 BLE のパフォーマンス:レシーバの特性
    11. 6.11 BLE のパフォーマンス:トランスミッタ特性
    12. 6.12 消費電流:2.4GHz WLAN 静的モード
    13. 6.13 消費電流:5GHz WLAN 静的モード
    14. 6.14 消費電流:2.4GHz WLAN の使用事例
    15. 6.15 消費電流:5GHz WLAN の 使用事例
    16. 6.16 消費電流:Bluetooth Low Energy 静的モード
    17. 6.17 消費電流:Bluetooth Low Energy の使用事例
    18. 6.18 消費電流:デバイス モード
    19. 6.19 タイミングおよびスイッチング特性
      1. 6.19.1 電源シーケンス
      2. 6.19.2 クロック供給の仕様
        1. 6.19.2.1 内部生成の低速クロック
        2. 6.19.2.2 外部発振器を使用する低速クロック
          1. 6.19.2.2.1 外部低速クロックの要件
        3. 6.19.2.3 外部水晶振動子 (XTAL) を使用する高速クロック
          1. 6.19.2.3.1 外部高速クロックの XTAL 仕様
    20. 6.20 インターフェイスのタイミング特性
      1. 6.20.1 SDIO タイミング仕様
        1. 6.20.1.1 SDIO タイミング図 - デフォルト速度
        2. 6.20.1.2 SDIO タイミング パラメータ:デフォルト速度
        3. 6.20.1.3 SDIO タイミング図 - 高速
        4. 6.20.1.4 SDIO タイミング パラメータ:高速
      2. 6.20.2 SPI タイミング仕様
        1. 6.20.2.1 SPI タイミング図
        2. 6.20.2.2 SPI タイミング パラメータ
      3. 6.20.3 UART 4 線式インターフェイス
        1. 6.20.3.1 UART タイミング図
        2. 6.20.3.2 UART タイミング パラメータ
  8. 詳細説明
    1. 7.1 WLAN の機能
    2. 7.2 Bluetooth Low Energy 機能
  9. アプリケーション、実装、およびレイアウト
  10. デバイスおよびドキュメントのサポート
    1. 9.1 サード・パーティ製品に関する免責事項
    2. 9.2 製品の命名規則
    3. 9.3 ツールとソフトウェア
    4. 9.4 ドキュメントのサポート
    5. 9.5 サポート・リソース
    6. 9.6 商標
    7. 9.7 静電気放電に関する注意事項
    8. 9.8 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

ピン属性

表 5-1 ピン属性
ピン信号名タイプDIR (I/O)電圧レベルシャットダウン状態(1)電源投入後の状態説明
1PA_LDO_OUTアナログRF パワー アンプ LDO 出力
2RF_BGRFI/OBluetooth Low Energy と WLAN 2.4GHz RF ポート
3GNDGNDGND
4VDDA_IN1POWアナログ ドメイン用の 1.8V 電源
5VDDA_IN2POWアナログ ドメイン用の 1.8V 電源
6HFXT_Pアナログ正弦波XTAL_P
7HFXT_MアナログXTAL_N
8COEX_GRANT(2)デジタルOVIOPDPD外部共存インターフェイス - 許可
9COEX_PRIORITY(2)デジタルIVIOPUPU外部共存インターフェイス - 優先度
10COEX_REQ(2)デジタルIVIOPUPU外部共存インターフェイス - 要求
11UART RTSデジタルOVIOPUPUデバイス RTS 信号 - BLE HCI 用フロー制御
12UART CTSデジタルIVIOPUPUデバイス CTS 信号 - BLE HCI 用フロー制御
13UART RXデジタルIVIOPUPUBLE HCI 用 UART RX
14UART TXデジタルOVIOPUPUBLE HCI 用 UART TX
15ANT_SEL(2)デジタルOVIOPDPDアンテナ選択制御ライン
16GNDGNDGND
17VIOPOW1.8V IO 電源
18SDIO CMDデジタルI/OVIOHiZHiZSDIO コマンドまたは SPI PICO
19SDIO CLKデジタルIVIOHiZHiZSDIO クロックまたは SPI クロック
20GNDGNDGND
21SDIO D3デジタルI/OVIOHiZPUSDIO データ D3 または SPI CS
22SDIO D2デジタルI/OVIOHiZHiZSDIO データ D2
23SDIO D1デジタルI/OVIOHiZHiZSDIO データ D1
24SDIO D0デジタルI/OVIOHiZHiZSDIO データ D0 または SPI POCI
25GNDGNDGND
26SWCLKデジタルIVIOPDPDシリアル ワイヤ デバッグ クロック
27SWDIOデジタルI/OVIOPUPUシリアル ワイヤ デバッグ I/O
28LOGGER(3)デジタルOVIOPUPUトレーサ (UART TX デバッグ ロガー)
29HOST_IRQ_WL(3)デジタルOVIOPD0WLAN のホストへの割り込み要求
30HOST_IRQ_BLEデジタルOVIOPDPD将来使用のため予約済み
31DIG_LDO_OUTアナログOデカップリング コンデンサへのデジタル LDO 出力
32VDD_MAIN_INPOWSRAM およびデジタル用の 1.8V 電源入力
33nRESETデジタルIVIOPDPDデバイスのイネーブル / ディセーブル用リセット ライン (アクティブ Low)
34SLOW_CLK_INデジタルIVIOPDPD32.768kHz RTC クロック入力
35VPP_INPOW1.8V OTP プログラミング入力電源
36FAST_CLK_REQデジタルOVIOPDPDデバイスからの高速クロック要求
37GNDGNDGND
38RF_ARFWLAN 5GHz RF ポート
39

PA_LDO_IN

POWPA 用 3.3V 電源
40PA_LDO_INPOWPA 用 3.3V 電源
デバイスが内部 PU/PD でシャットダウン モードのとき、「シャットダウン状態」列に従って、すべてのデジタル I/O (SDIO 信号を除く) はハイ インピーダンスになります。
サポート レベルについては、ソフトウェア リリース ノートを参照してください。
LOGGER ピンおよび HOST_IRQ_WL ピンは、ブート中にデバイスによって検出されます。『CC33xx ハードウェアの統合』を参照してください。