JAJSV31E August   1995  – April 2025 SN74ACT32

PRODUCTION DATA  

  1.   1
  2. 特長
  3. 説明
  4. ピン構成および機能
  5. 仕様
    1. 4.1 絶対最大定格
    2. 4.2 推奨動作条件
    3. 4.3 熱に関する情報
    4. 4.4 電気的特性
    5. 4.5 スイッチング特性
    6. 4.6 動作特性
  6. パラメータ測定情報
  7. 詳細説明
    1. 6.1 機能ブロック図
    2. 6.2 デバイスの機能モード
  8. アプリケーションと実装
    1. 7.1 電源に関する推奨事項
    2. 7.2 レイアウト
      1. 7.2.1 レイアウトのガイドライン
      2. 7.2.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート (アナログ)
      1. 8.1.1 関連リンク
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

説明

'ACT32 デバイスは、クワッド 2 入力正論理 OR ゲートです。デバイスは、ブール関数 Y = A + B つまり、Y = A × B を正論理で実行します。

製品情報
部品番号 パッケージ (1) パッケージ サイズ (2) 本体サイズ (3)
SN74ACT32 PW (TSSOP、14) 5mm × 6.4mm 5mm × 4.40mm
D (SOIC、14) 8.65mm × 6mm 8.65mm × 3.9mm
DB (SSOP、14) 6.2mm × 7.8mm 6.2mm × 5.3mm
N (PDIP、14) 19.3mm × 9.4mm 19.3mm × 6.35mm
NS (SOP、14) 10.2mm × 7.8mm 10.3mm × 5.3mm
BQA (WQFN) 3mm × 2.5mm 3mm × 2.5mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74ACT32 各ゲートの論理図 (正論理)各ゲートの論理図 (正論理)