JAJSWM4 May   2025 LMK1C1102A , LMK1C1103A , LMK1C1104A , LMK1C1106A , LMK1C1108A

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイスの比較
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 タイミング要件
    7. 6.7 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 フェイルセーフ入力
      2. 8.3.2 非同期出力イネーブル
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報
    1. 12.1 テープおよびリール情報

ピン構成および機能

LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1102A、8 ピン DQF WSON パッケージ (上面図)
  1. DQF (WSON) パッケージは、他のベンダの DFN パッケージと同等です。
図 5-1 LMK1C1102A、8 ピン DQF WSON パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1103A、8 ピン PW TSSOP パッケージ (上面図)図 5-3 LMK1C1103A、8 ピン PW TSSOP パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1104A、8 ピン PW TSSOP パッケージ (上面図)図 5-5 LMK1C1104A、8 ピン PW TSSOP パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1108A、16 ピン PW TSSOP パッケージ (上面図)図 5-7 LMK1C1108A、16 ピン PW TSSOP パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1102A、8 ピン PW TSSOP パッケージ (上面図)図 5-2 LMK1C1102A、8 ピン PW TSSOP パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1104A、8 ピン DQF WSON パッケージ (上面図)
  1. DQF (WSON) パッケージは、他のベンダの DFN パッケージと同等です。
図 5-4 LMK1C1104A、8 ピン DQF WSON パッケージ (上面図)
LMK1C1102A LMK1C1103A LMK1C1104A LMK1C1106A LMK1C1108A LMK1C1106A、14 ピン PW TSSOP パッケージ (上面図)図 5-6 LMK1C1106A、14 ピン PW TSSOP パッケージ (上面図)
表 5-1 ピンの機能
ピン タイプ 説明
名称 LMK1C
1102A
LMK1C
1103A
LMK1C
1104A
LMK1C
1106A
LMK1C
1108A
LVCMOS クロック入力
CLKIN 1 1 1 1 1 入力 シングルエンド クロック入力、GND への内部 300-kΩ (標準値) プルダウン抵抗付き。通常、シングルエンド クロック入力に接続します。
クロック出力イネーブル
1G 2 2 2 2 2 入力 グローバル出力イネーブルと GND への内部 300-kΩ (標準値) プルダウン抵抗。通常、外付けプルアップ抵抗を使用して VDD に接続します。
HIGH:出力イネーブル
LOW:出力ディセーブル
LVCMOS クロック 出力
Y0 3 3 3 3 3 出力 LVCMOS 出力。通常はレシーバに接続します。未使用の出力はフローティングのままにできます。
Y1 8 8 8 14 16
Y2 5 5 11 13
Y3 7 13 15
Y4 6 6
Y5 9 11
Y6 8
Y7 9
電源電圧
VDD 6 6 6 5 5 電源 電源端子。通常、3.3V、2.5V、または 1.8V 電源に接続されます。VDD ピンは通常、このピンに近接した外付け 0.1μF コンデンサに接続します。
8 10
12 14
グランド
GND 4 4 4 4 4 GND 電源グランド。
7 7
10 12