JAJSXA2 September 2025 LM5125A-Q1
PRODUCTION DATA
CFG0 ピンの設定を参照し、デッドタイム、および ATRK/DTRK ピンの 20μA 電流ソースのターンオン / ターンオフに基づいて、CFG0 が選択されます (LM5125Q1)。
ここでは、デッドタイム 50ns と 20μA 電流ソースのターンオンが選択されています。CFG0 にはレベル 3 (1.3kΩ) が選択されています。
OVP、DRSS、ピーク電流制限ラッチ、PGOOD OVP イネーブルを考慮して CFG1 を選択します。
ここでは、50V OVP (OVP ビット 0)、DRSS オフ、ICL_latch ディスエーブル、PGOOD OVP ディスエーブルが選択されています。CFG1 にはレベル 10 (10.5kΩ) が選択されています。
CFG2 は、OVP、SYNCIN、クロック ディザリングを考慮に入れ、CFG2 ピン設定 (CFG2_7_LVL = 0)、LM5125Q1CFG2 ピン設定 (CFG2_7_LVL = 1)、LM5125A-Q1 を参照して選択されます。
ここでは、50V OVP (OVP ビット 1)、SYNCIN ディスエーブル、CFG1 に従った DRSS 設定が選択されています。CFG2 にはレベル 1 (0Ω) が選択されています。