JAJU847B april   2021  – april 2023

 

  1.   概要
  2.   リソース
  3.   特長
  4.   アプリケーション
  5.   5
  6. 1システムの説明
  7. 2システム概要
    1. 2.1 ブロック図
    2. 2.2 設計上の考慮事項
    3. 2.3 主な使用製品
      1. 2.3.1 LMG342xR030
      2. 2.3.2 TMS320F28002x
      3. 2.3.3 OPA607
      4. 2.3.4 UCC21222
  8. 3ハードウェアのテスト要件とテスト結果
    1. 3.1 ハードウェア要件
    2. 3.2 テスト構成
    3. 3.3 テスト結果
      1. 3.3.1 テスト手順
      2. 3.3.2 性能データ:効率、iTHD、力率
      3. 3.3.3 機能波形
        1. 3.3.3.1 電流検出と保護
        2. 3.3.3.2 電力段のスタートアップ波形と入力波形
        3. 3.3.3.3 AC 電圧降下テスト
        4. 3.3.3.4 サージ・テスト
        5. 3.3.3.5 EMI テスト
      4. 3.3.4 温度テスト
      5. 3.3.5 GaN FET のスイッチング波形
  9. 4設計とドキュメントのサポート
    1. 4.1 設計ファイル
      1. 4.1.1 回路図
      2. 4.1.2 BOM
    2. 4.2 ドキュメントのサポート
    3. 4.3 サポート・リソース
    4. 4.4 商標
  10. 5著者について
  11. 6改訂履歴

UCC21222

UCC21222 は、プログラミング可能なデッドタイムを備えた絶縁型デュアル・チャネル・ゲート・ドライバです。ピーク電流はソース 4A、シンク 6A で、パワー MOSFET、IGBT、GaN トランジスタを駆動するように設計されています。

UCC21222 デバイスは、2 つのローサイド・ドライバ、2 つのハイサイド・ドライバ、または 1 つのハーフ・ブリッジ・ドライバとして構成可能です。5ns の遅延マッチング性能により、内部貫通電流のリスクを伴わずに、2 つの出力を並列化して 2 倍の駆動力で重負荷条件に対応できます。

入力側は、3.0kV RMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 100V/ns 以上です。

抵抗によるデッドタイムのプログラミングが可能なため、システムの制約に合わせてデッドタイムを調整することにより、効率を高め、出力のオーバーラップを防止できます。その他の保護機能:DIS を High に設定した場合に 2 つの出力を同時にシャットダウンするディセーブル機能、5ns 未満の入力過渡を除去する内蔵グリッチ除去フィルタ、入力 / 出力ピンでの 200ns にわたる最大 -2V のスパイクに対応する負電圧処理機能があります。すべての電源が UVLO 機能を備えています。