JADA076
March 2026
AM68A
,
AM69A
,
TDA4VM
1
概要
商標
1
TDA4VH 内でのデータ移動
1.1
共通バス アーキテクチャ サブシステム (CBASS)
1.2
ナビゲータ サブシステム (NAVSS)
1.2.1
NAVSS North Bridge (NB)
1.3
マルチコア共有メモリ コントローラ (MSMC)
2
サービス品質(QoS)
2.1
NAVSS0
2.1.1
NAVSS0 North Bridge
2.1.1.1
通常のトラフィックとリアルタイムのトラフィックの関係
2.2
マルチコア共有メモリ コントローラ (MSMC)
2.3
DDR サブシステム (DDRSS)
2.3.1
MSMC2DDR ブリッジ
2.3.2
サービス クラス (CoS)
2.4
QoS の概要
3
ケース スタディ:ディスプレイ同期喪失の問題
3.1
問題提起
3.2
セットアップと再現
3.2.1
要件
3.2.1.1
RTOS パッチ
3.2.1.1.1
0001-vision_apps-Remove-the-DSS-application-from-MCU2_0.patch
3.2.1.1.2
0002-vision_apps-Remove-display-use-from-the-AVP-demo.patch
3.2.1.2
Linux パッチ
3.2.1.2.1
0001-arm64-dts-ti-k3-j784s4-vision-apps-Re-enable-DSS-for.patch
3.2.2
ホスト セットアップ
3.2.3
ターゲット セットアップ
3.2.4
再現
3.3
QoS のデバッグ
3.3.1
CPTracer
3.3.1.1
構成
3.3.1.2
プロファイリングのスループット
3.3.1.3
プロファイリング レイテンシ
3.3.1.4
トランザクションのプロファイリング
3.3.1.5
関連ルートのプロファイリング
3.3.1.6
DSS スループットのプロファイリング
3.3.1.6.1
理論上の DSS スループット
3.3.1.6.2
通常の DSS スループット
3.3.1.6.3
AVP デモを実行した場合の DSS スループット
3.3.1.7
DSS レイテンシのプロファイリング
3.3.1.8
C7x スループットのプロファイリング
3.3.1.9
C7x のスループットと DSS のレイテンシのプロファイリング
3.3.1.10
C7x_4 コア トランザクションのプロファイリング
3.3.2
QoS 設定の編集
3.3.2.1
Order ID の編集
3.3.2.1.1
DSS Order ID
3.3.2.1.2
C7x Order ID
3.3.2.2
NRT および RT ルーティング
3.3.2.2.1
U-Boot での NRT および RT ルーティング
3.3.2.3
優先度の編集
3.3.2.3.1
DSS 優先度
3.3.2.3.2
C7x 優先度
3.3.3
CoS マッピングの編集
3.3.3.1
CoS マッピング レジスタ
3.3.3.2
CoS マッピングの確認
3.4
DSS の同期ロスの修正
3.4.1
C7x_4 コア トランザクションの再マッピング
3.4.1.1
ti-u-boot-2023.04
3.4.1.2
ti-u-boot-2025.01
3.4.2
すべての優先度を尊重
3.4.2.1
ti-u-boot-2023.04
3.4.2.2
ti-u-boot-2025.01
4
まとめ
5
参考資料
Application Note
TDA4x および AM6x デバイスにおける DDR 帯域最適化のための QoS および CoS 設定の調整
最新の英語版をダウンロード