JAJSKX0 April   2020  – December 2020 DRV8955

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
    1.     端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
      1. 6.5.1 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 構成オプションとブリッジ制御
      2. 7.3.2 電流レギュレーション
      3. 7.3.3 チャージ・ポンプ
      4. 7.3.4 リニア電圧レギュレータ
      5. 7.3.5 論理およびクワッドレベル・ピン構造図
        1. 7.3.5.1 nFAULT ピン
      6. 7.3.6 保護回路
        1. 7.3.6.1 VM 低電圧誤動作防止 (UVLO)
        2. 7.3.6.2 VCP 低電圧誤動作防止 (CPUV)
        3. 7.3.6.3 過電流保護 (OCP)
        4. 7.3.6.4 サーマル・シャットダウン (OTSD)
        5.       フォルト条件のまとめ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 スリープ・モード (nSLEEP = 0)
      2. 7.4.2 動作モード (nSLEEP = 1)
      3. 7.4.3 nSLEEP リセット・パルス
      4.      機能モードのまとめ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 電流レギュレーション
        2. 8.2.2.2 消費電力および熱に関する計算
        3. 8.2.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
    1. 9.1 バルク容量の決定
  10. 10レイアウト
    1. 10.1 レイアウトの注意点
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 サポート・リソース
    4. 11.4 商標
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 用語集
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • クワッド・ハーフブリッジ DC モータ・ドライバ
    • 最大 4 つのソレノイド負荷、2 つの DC モータ、1 つのステッピング・モータ、または他の負荷を駆動可能
    • 個々のハーフブリッジのフル制御

  • 電流検出およびレギュレーション機能を内蔵
  • 4.5V~48V の動作電源電圧範囲
  • 以下とピン互換:

  • 業界標準の IN/IN デジタル制御インターフェイス

  • ハーフブリッジを並列に接続すると出力電流の上昇が可能

  • 構成可能なオフ時間 PWM チョッピング
    • 7、16、24、32μs
  • 1.8V、3.3V、5.0V のロジック入力をサポート
  • 低消費電流のスリープ・モード (2μA)
  • 拡散スペクトラム・クロック処理による低い EMI
  • 保護機能
    • VM 低電圧誤動作防止 (UVLO)
    • チャージ・ポンプ低電圧検出 (CPUV)
    • 過電流保護 (OCP)
    • サーマル・シャットダウン (OTSD)
    • フォルト条件出力 (nFAULT)