48-pin (PFB) package image

SRC4392IPFB アクティブ

ハイエンドのコンボ・サンプル・レート・コンバータ

価格

数量 価格
+

追加のパッケージ数量 | キャリア オプション これらの製品は同じものですが、異なるキャリア タイプで出荷されます

SRC4392IPFBR アクティブ custom-reels カスタム カスタム リールが可能な場合があります
パッケージ数量 | キャリア 1,000 | LARGE T&R
在庫
数量 | 価格 1ku | +

品質に関する情報

定格 Catalog
RoHS はい
REACH はい
リード端子の仕上げ / ボールの原材料 NIPDAU
MSL rating / リフローピーク温度 Level-2-260C-1 YEAR
品質、信頼性
、パッケージングの情報

記載されている情報:

  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
表示またはダウンロード
製造に関する追加情報

記載されている情報:

  • ファブ拠点
  • アセンブリ拠点
表示

輸出分類

*参考用

  • US ECCN (米国輸出規制分類番号):EAR99

パッケージ情報

パッケージ | ピン数 TQFP (PFB) | 48
動作温度範囲 (℃) -40 to 85
パッケージ数量 | キャリア 250 | JEDEC TRAY (5+1)

SRC4392 の特徴

  • Two-Channel Asynchronous Sample Rate Converter (SRC)
    • Dynamic Range with –60dB Input (A-Weighted): 144dB typical
    • Total Harmonic Distortion and Noise (THD+N) with Full-Scale Input: –140dB typical
    • Supports Audio Input and Output Data Word Lengths Up to 24 Bits
    • Supports Input and Output Sampling Frequencies Up to 216kHz
    • Automatic Detection of the Input-to-Output Sampling Ratio
    • Wide Input-to-Output Conversion Range:
      16:1 to 1:16 Continuous
    • Excellent Jitter Attenuation Characteristics
    • Digital De-Emphasis Filtering for 32kHz, 44.1kHz, and 48kHz Input Sampling Rates
    • Digital Output Attenuation and Mute Functions
    • Output Word Length Reduction
    • Status Registers and Interrupt Generation for Sampling Ratio and Ready Flags
  • Digital Audio Interface Transmitter (DIT)
    • Supports Sampling Rates Up to 216kHz
    • Includes Differential Line Driver and
      CMOS Buffered Outputs
    • Block-Sized Data Buffers for Both Channel Status and User Data
    • Status Registers and Interrupt Generation for Flag and Error Conditions
  • User-Selectable Serial Host Interface: SPI or Philips I2C™
    • Provides Access to On-Chip Registers and Data Buffers

    U.S. Patent No. 7,262,716

  • Digital Audio Interface Receiver (DIR)
    • PLL Lock Range Includes Sampling Rates from 20kHz to 216kHz
    • Includes Four Differential Input Line Receivers and an Input Multiplexer
    • Bypass Multiplexer Routes Line Receiver Outputs to Line Driver and Buffer Outputs
    • Block-Sized Data Buffers for Both Channel Status and User Data
    • Automatic Detection of Non-PCM Audio Streams (DTS CD/LD and IEC 61937 formats)
    • Audio CD Q-Channel Sub-Code Decoding and Data Buffer
    • Status Registers and Interrupt Generation for Flag and Error Conditions
    • Low Jitter Recovered Clock Output
  • Two Audio Serial Ports (Ports A and B)
    • Synchronous Serial Interface to External Signal Processors, Data Converters, and Logic
    • Slave or Master Mode Operation with Sampling Rates up to 216kHz
    • Supports Left-Justified, Right-Justified, and Philips I2S™ Data Formats
    • Supports Audio Data Word Lengths Up to
      24 Bits
  • Four General-Purpose Digital Outputs
    • Multifunction Programmable Via Control Registers
  • Extensive Power-Down Support
    • Functional Blocks May Be Disabled Individually When Not In Use
  • Operates From +1.8V Core and +3.3V I/O Power Supplies
  • Packages:
    • QFN-40
    • Small TQFP-48 Package, Compatible with the SRC4382 and DIX4192

SRC4392 に関する概要

The SRC4392 is a highly-integrated CMOS device designed for use in professional and broadcast digital audio systems. The SRC4392 combines a high-performance, two-channel, asynchronous sample rate converter (SRC) with a digital audio interface receiver (DIR) and transmitter (DIT), two audio serial ports, and flexible distribution logic for interconnection of the function block data and clocks.

The DIR and DIT are compatible with the AES3, S/PDIF, IEC 60958, and EIAJ CP-1201 interface standards. The audio serial ports, DIT, and SRC may be operated at sampling rates up to 216kHz. The DIR lock range includes sampling rates from 20kHz to 216kHz.

The SRC4392 is configured using on-chip control registers and data buffers, which are accessed through either a 4-wire serial peripheral interface (SPI) port, or a 2-wire Philips I2C bus interface. Status registers provide access to a variety of flag and error bits, which are derived from the various function blocks. An open drain interrupt output pin is provided, and is supported by flexible interrupt reporting and mask options via control register settings. A master reset input pin is provided for initialization by a host processor or supervisory functions.

The SRC4392 requires a +1.8V core logic supply, in addition to a +3.3V supply for powering portions of the DIR, DIT, and line driver and receiver functions. A separate logic I/O supply supports operation from +1.65V to +3.6V, providing compatibility with low voltage logic interfaces typically found on digital signal processors and programmable logic devices. The SRC4392 is available in a QFN-40 and a lead-free, TQFP-48 package. The TQFN-48 is pin- and register-compatible with the Texas Instruments SRC4382 and DIX4192 products.

価格

数量 価格
+

追加のパッケージ数量 | キャリア オプション これらの製品は同じものですが、異なるキャリア タイプで出荷されます

SRC4392IPFBR アクティブ custom-reels カスタム カスタム リールが可能な場合があります
パッケージ数量 | キャリア 1,000 | LARGE T&R
在庫
数量 | 価格 1ku | +

キャリア オプション

パーツの数量に応じて、リール全体、カスタム リール、カット テープ、チューブ、トレイを含め、さまざまなキャリア オプションを選択できます。

カスタム リールとは、ご注文の数量に正確に一致するように 1 本のリールからカットした一定の長さのテープのことであり、ロット コードと日付コードのトレーサビリティを維持できます。業界標準に従い、真鍮製のスペーサーを使用し、カット済みテープの両側に 1 本の 18 インチ (45cm) フラット リーダー (先行) テープと、1 本の 18 インチ (45cm) フラット トレーラ (後続) テープを取り付けた状態であり、自動アセンブリ マシンに直接供給することができます。カスタム リールをご注文になった場合、リール処理料金がかかります。

カット テープとは、リールから切り離した一定の長さのテープのことです。ご注文の数量にするために、納品時に複数のカット テープまたは複数の箱に分割されることがあります。

在庫状況により、多くの場合、チューブトレイ梱包デバイスは、箱、またはチューブやトレイに梱包された形態で出荷されます。すべてのテープ、チューブ、またはサンプル ボックスは、TI 社内の静電気放電 (ESD) 保護と湿度感度レベル (MSL) 保護の要件に従って梱包してあります。

詳細はこちら

ロットと日付コードの選択が可能な場合があります。

カートにご希望の数量を追加し、チェックアウト プロセスを開始すると、既存の在庫からロットまたは日付コードを選択できる各種オプションが表示されます。

詳細はこちら