Switches für Campus und Filialen

Produkte und Referenzdesigns

Switches für Campus und Filialen

Blockschaltbild

Überblick

Unsere integrierten Schaltkreise und Referenzdesigns unterstützen Sie bei der Entwicklung von Campus- und Zweigschaltern mit höherer Bandbreite und geringem Stromverbrauch. Verwenden Sie das untenstehende interaktive Referenzdiagramm, um moderne Hochgeschwindigkeits-Campus- und Zweigschalter zu entwickeln, welche die Konnektivitätsanforderungen der heutigen Ethernet-Schalterstruktur mit unseren Strom-über-Ethernet (POE)-, Mikrocontroller-, Schnittstellen-, PHY- (physischer Schnittstellenbaustein) und Energiemanagement-Produkten unterstützen.

Designanforderungen

Moderne Campus- und Zweigschalter erfordern:

  • POE-Fähigkeit zur Unterstützung des neuesten .bt-Standards.
  • Multi-Gigabit-GbE-Transceiver mit erstklassiger Signalintegrität.
  • Geringer Platzbedarf bei geringem Stromverbrauch.

Erkunden Sie Anwendungen mit vergleichbarer Funktion und vergleichbarem Design
Erweitern Sie die Möglichkeiten dieser Anwendung
Herunterladen Video mit Transkript ansehen Video

Blockschaltbild

Finden Sie Produkte und Referenzdesigns für Ihr System.

Technische Dokumentation

Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 10
Typ Titel Neueste englische Version herunterladen Datum
Anwendungshinweis Optimizing Network Switch Designs with Common Logic Use Cases (Rev. A) PDF | HTML 01.04.2021
Anwendungshinweis Understanding clocking needs for high-speed 56G PAM-4 serial links (Rev. A) 22.02.2019
Anwendungshinweis Supported synchronization modes for TI network synchronizers (Rev. A) 22.02.2019
Anwendungshinweis How to use the LMK05318 as a jitter cleaner 16.01.2019
Anwendungshinweis DC/DC Point-of-load Power Solutions for Wired Networking Switch Systems 11.12.2018
Whitepaper Internally compensated advanced current mode (ACM) (Rev. A) 07.12.2018
Analog Design Journal Comparing internally-compensated advanced current mode (ACM) w/ D-CAP3™ control (Rev. A) 06.11.2018
Anwendungshinweis Glitch free power sequencing with AXC level translators (Rev. A) 20.09.2018
Analog Design Journal Understanding thermal-resistance specification of DC/DC convert. w/ MOSFETs 04.01.2018
Anwendungshinweis Interfacing Between LVPECL, VML, CML and LVDS Levels 17.12.2002

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.

Videos