キャンパス / ブランチ・スイッチ
製品とリファレンス・デザイン
キャンパス / ブランチ・スイッチ
概要
TI の IC とリファレンス・デザインは、帯域幅がより広く、低消費電力のキャンパス / ブランチ (支店) スイッチの製作に貢献します。以下に示す対話型操作可能な参照用の図を使用して、TI の PoE (パワー・オーバー・イーサネット)、マイコン、インターフェイス、物理インターフェイス・デバイス (PHY)、パワー・マネージメント製品を採用し、コネクティビティに関する現在のイーサネット・スイッチ・ファブリックのニーズをサポートする、最新の高速キャンパス / ブランチ (支店) スイッチの設計を進めることができます。
設計要件
最新のキャンパス / ブランチ (支店) スイッチの要件:
- 最新の .bt 規格をサポートする PoE 能力。
- クラス最高のシグナル・インテグリティを実現する、数ギガビット以上の GbE トランシーバ。
- 小型フットプリントと低消費電力。
機能とデザインが類似しているアプリケーションを探す
このアプリケーションの機能を拡張する
ブロック図
システムに適した製品やリファレンスデザインを検索
技術資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
アプリケーション・ノート | Understanding clocking needs for high-speed 56G PAM-4 serial links (Rev. A) | 2022年 5月 11日 | ||||
アプリケーション・ノート | DC/DC Point-of-load Power Solutions for Wired Networking Switch Systems | 2022年 5月 11日 | ||||
アプリケーション・ノート | Supported synchronization modes for TI network synchronizers (Rev. A) | 2022年 5月 11日 | ||||
アプリケーション・ノート | Optimizing Network Switch Designs with Common Logic Use Cases (Rev. A) | PDF | HTML | 2022年 5月 10日 | |||
アプリケーション・ノート | How to use the LMK05318 as a jitter cleaner | 2019年 2月 27日 | ||||
アプリケーション・ノート | Glitch free power sequencing with AXC level translators (Rev. A) | 2018年 9月 20日 | ||||
Analog Design Journal | Understanding thermal-resistance specification of DC/DC convert. w/ MOSFETs | 2018年 1月 8日 | ||||
ホワイト・ペーパー | 内部補償付きアドバンスド電流モード(ACM) | 最新英語版 (Rev.A) | 2018年 12月 7日 | |||
Analog Design Journal | Comparing internally-compensated advanced current mode (ACM) w/ D-CAP3™ control (Rev. A) | 2018年 11月 6日 | ||||
アプリケーション・ノート | Interfacing Between LVPECL, VML, CML and LVDS Levels | 2002年 12月 16日 |