Dieses Referenzdesign beschreibt eine konfigurierbare Stromversorgungslösung für die gesamte Xilinx®-Zynq®-UltraScale+(ZU+)-Produktfamilie von MPSoC-Geräten für verschiedene Anwendungsfälle.
Die verschiedenen Versionen des TPS65086x PMIC ermöglichen es diesem Design, Bausteine mit Strom zu versorgen, vom grundlegenden ZU2CG-Baustein mit einem Dual-Core-Arm®-Cortex®-A53-Anwendungsprozessor und Dual-Core-Arm-Cortex-R5-Echtzeitprozessor bis hin zu den höherwertigen ZU7EV-, ZU19EG- und ZU21DR-Bausteinen. Diese fügen dem MPSoC weitere Komponenten wie eine Grafikverarbeitungseinheit, Video-Codec-Einheit und bis zu 16 16,3-Gbit/s-Transceiver hinzu.
Dieses Design enthält viele zusätzliche Komponenten, die mit dem TPS65086x-Baustein verwendet werden können, wie z. B. externe Lastschalter, Vorregler und eine Drucktasterschaltung.
Merkmale
- 10 programmierbare Ausgangsschienen – 3 ABWÄRTS-Wandler, 3 ABWÄRTS-Regler, 3 LDOs, 1 VTT-LDO für DDR-Speicherterminierung
- 5 Lastschalter – 3 intern zum TPS65086x-Baustein, 2 extern zum TPS22920-Lastschalter
- Weiter Eingangsspannungsbereich (5 V bis 24 V)
- 4 Gruppenrichtlinienobjekte
- Sequenzierungssteuerung mit 6 CTL-Pins oder I²C