CDCE18005EVM

Módulo de evaluación CDCE18005EVM

CDCE18005EVM

Haga su pedido ahora

Información general

The CDCE18005 is a high performance clock generator and distributor featuring a high degree of configurability via a SPI interface, and programmable start up modes determined by on-board EEPROM. Specifically tailored for buffering clocks for data converters and high-speed digital signals, the CDCE18005 achieves low additive jitter in the 50 fs range. The clock distribution block includes five individually programmable outputs that can be configured to provide different combinations of output formats (LVPECL, LVDS, LVCMOS). Each output can also be programmed to a unique output frequency (up to 1.5 GHzGHz) and skew relationship via a programmable delay block. If all outputs are configured in single-ended mode (e.g. LVCMOS), the CDCE18005 supports up to ten outputs. Each output can select one of three clock input sources. The input block includes two universal differential inputs which support frequencies up to 1500 MHz and an auxiliary single ended input that can be connected to a CMOS level clock or configure to connect to an external crystal via and onboard oscillator block.

Funciones

Universal Input Buffers That Accept LVPECL, LVDS, or LVCMOS Level Signaling

  • Fully Configurable Outputs Including Frequency, Output Format, and Output Skew
  • Output Multiplexer That Serves as a Clock Switch between the Three Reference Inputs and the Outputs
  • Clock Generation Via AT-Cut Crystal
  • Integrated EEPROM Determines Device Configuration at Power-up
  • Low Additive Jitter Performance
  • Universal Output Blocks Support up to 5 Differential, 10 Single-ended, or Combinations of Differential or Single-ended:
    • Low Additive Jitter
    • Output Frequency up to 1.5 GHz
    • LVPECL, LVDS, LVCMOS, and Special High
    • Output Swing Modes
    • Independent Output Dividers Support Divide Ratios from 1-80
    • Independent limited Coarse Skew Control on all Outputs
  • Flexible Inputs:
    • Two Universal Differential Inputs Accept Frequencies up to 1500 MHz (LVPECL), 800 MHz (LVDS), or 250 MHz (LVCMOS).
    • One Auxiliary Input Accepts Single Ended Clock Source or Crystal Auxiliary Input Accepts Crystals in the Range of 2 MHz-42 MHz or an LVCMOS Input up to 75 MHz.
    • Clock Generator Mode Using Crystal Input.
  • Typical Power Consumption 1.0W at 3.3V
  • Integrated EEPROM Stores Default Settings; Therefore, The Device Powers up in a Known, Predefined State.
  • Offered in QFN-48 Package Figure 1. CDCE18005 Application Example
  • ESD Protection Exceeds 2kV HBM
  • Industrial Temperature Range -40°C to 85°C


USB Cable

Búferes de reloj
CDCE18005 Búfer de reloj con divisor de 5/10 salidas
Descargar Ver vídeo con transcripción Video

Solicite y comience el desarrollo

Placa de evaluación

CDCE18005EVM — CDCE18005EVM Evaluation Module

Productos y hardware compatibles
En inventario
Límite:
Agotado en TI.com
No disponible en TI.com

CDCE18005EVM CDCE18005EVM Evaluation Module

close
Versión: null
Fecha de publicación:
Soporte de software

SCAC106 — CDCE18005 EVM Control Software installer

Productos y hardware compatibles

Productos y hardware compatibles

Productos
Búferes de reloj
CDCE18005 Búfer de reloj con divisor de 5/10 salidas
Desarrollo de hardware
Placa de evaluación
CDCE18005EVM Módulo de evaluación CDCE18005EVM
Opciones de descarga

SCAC106 CDCE18005 EVM Control Software installer

close
Versión: 01.00.00.0A
Fecha de publicación: 29/06/2010
Productos
Búferes de reloj
CDCE18005 Búfer de reloj con divisor de 5/10 salidas
Desarrollo de hardware
Placa de evaluación
CDCE18005EVM Módulo de evaluación CDCE18005EVM

Información de la versión

The design resource accessed as www.ti.com/lit/zip/scac106 or www.ti.com/lit/xx/scac106a/scac106a.zip has been migrated to a new user experience at www.ti.com/tool/download/SCAC106. Please update any bookmarks accordingly.
Se aplican los Términos y condiciones estándar de TI para los elementos de evaluación.

Documentación técnica

No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 2
Tipo Título Descargar la versión más reciente en inglés Fecha
Certificado CDCE18005EVM EU Declaration of Conformity (DoC) 2/01/2019
Guía del usuario Low Phase Noise Clock Evaluation Module — up to 1.5 Ghz 11/11/2008

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.