CDCE62002EVM
CDCE62002 Evaluation Module
CDCE62002EVM
概要
CDCE62002EVM is the evaluation module for CDCE62002. The CDCE62002 is a high performance clock generator featuring low output jitter, a high degree of configurability via a SPI interface, and programmable start up modes determined by on-chip EEPROM. The CDCE62002 achieves jitter performance under 0.5 ps RMS.
特長
- Fully integrated synthesizer including PLL, VCO, and partially integrated loop filter
- Output frequencies from 4.25MHz to 1.175GHz
- Integrate RMS jitter <0.5ps
- One Universal (LVPECL/LVDS/LVCMOS) Inputs, one auxiliary input, 2/4 Outputs (2 differential LVPECL/LVDS or 4 single-ended)
- On-chip EEPROM determines default state at power up
- Fully programmable via SPI port
- 32 pin QFN 5mmx5mm
クロック ジェネレータ
購入と開発の開始
評価ボード
CDCE62002EVM — CDCE62002 Evaluation Module
CDCE62002EVM — CDCE62002 Evaluation Module
評価基板 (EVM) 向けの GUI
SCAC112 — CDCE62002EVM GUI
サポート対象の製品とハードウェア
製品
クロック ジェネレータ
ハードウェア開発
評価ボード
SCAC112 — CDCE62002EVM GUI
製品
クロック ジェネレータ
ハードウェア開発
評価ボード
リリース情報
The design resource accessed as www.ti.com/lit/zip/scac112 or www.ti.com/lit/xx/scac112c/scac112c.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SCAC112. Please update any bookmarks accordingly.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
| タイプ | タイトル | 最新の英語版をダウンロード | 日付 | |||
|---|---|---|---|---|---|---|
| 証明書 | CDCE62002EVM EU Declaration of Conformity (DoC) | 2019/01/02 | ||||
| ユーザー・ガイド | Two/Four Output Low Noise Clock Evaluation Board | 2009/06/19 |