TIDA-00467

여러 JESD204B ADC를 동기화하여 이미터 위치 식별 레퍼런스 디자인

TIDA-00467

설계 파일

개요

A common technique to estimate the position of emitters uses the amplitude and phase shift data of a signal derived from an array of spatially distributed sensors. For such systems, it is important to guarantee a deterministic phase relationship between the sensors to minimize errors in the actual measured data. This application design will discuss how multiple Analog to Digital Converters (ADCs) with a JESD204B interface can be synchronized so that the
sampled data from the ADCs are phase aligned.

특징
  • Synchronized 2 giga sample ADCs sampling at 3.072GHz
  • System expandable to more than 2 ADCs
  • Phase variation less than 1 ADC clock period
  • Easy to use software interface for control and data acquisition
  • Excellent spur and noise perfromance of ADC at 3.072GHz
  • This design is tested and includes software, demo hardware and a design guide.
산업용
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDU851.PDF (604 KB)

레퍼런스 디자인 개요 및 검증된 성능 테스트 데이터

TIDRE87.PDF (1262 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRE88.PDF (117 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRE85.PDF (318 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRE86.PDF (216 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRE90.ZIP (9933 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCA48.ZIP (712 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDCA49.ZIP (1437 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRE89.PDF (2955 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRE83.PDF (1278 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

TIDRE84.PDF (251 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

클록 지터 클리너

LMK048282370~2630MHz VCO0이 통합된 초저잡음 JESD204B 준수 클록 지터 클리너

데이터 시트: PDF | HTML
고속 ADC(≥10 MSPS)

ADC12J400012비트, 4.0GSPS, RF 샘플링 아날로그-디지털 컨버터(ADC)

데이터 시트: PDF | HTML

개발 시작하기

소프트웨어

지원 소프트웨어

TIDCA50 — TIDA-00467 Software

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

하드웨어 개발
레퍼런스 디자인
TIDA-00467 여러 JESD204B ADC를 동기화하여 이미터 위치 식별 레퍼런스 디자인
다운로드 옵션

TIDCA50 TIDA-00467 Software

close
최신 버전
버전: 01.00.00.00
출시 날짜: 2015. 4. 12
하드웨어 개발
레퍼런스 디자인
TIDA-00467 여러 JESD204B ADC를 동기화하여 이미터 위치 식별 레퍼런스 디자인

출시 정보

The design resource accessed as www.ti.com/lit/zip/tidca50 or www.ti.com/lit/xx/tidca50/tidca50.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCA50. Please update any bookmarks accordingly.

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 설계 가이드 Synchronizing Multiple JESD204B ADCs for Emitter Position Location Design Guide 2015. 3. 24

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.