TIDEP0060
DSP+ARM SoC를 사용하여 최적화된 레이더 시스템 레퍼런스 디자인
TIDEP0060
개요
현재 FPGA 또는 ASIC를 사용하여 고속 데이터 컨버터에 연결하는 최신 레이더 시스템 개발자는 성능 향상과 비용, 전력 및 크기의 획기적인 축소를 통해 시장 출시 시간을 단축해야 합니다. 이러한 개발자를 위한 이 레퍼런스 설계에는 JESD204B 인터페이스와 DFE(디지털 프론트 엔드) 처리를 통합하는 업계 최초의 광범위한 프로세서가 포함되어 있습니다. ADC14X250 및 DAC38J84에 연결하면 레이더, 전자전, 컴퓨팅 플랫폼 및 트랜스폰더와 같은 항공 및 방위 애플리케이션을 위한 효율적인 솔루션이 제공됩니다.
특징
- JESD204B를 통해 신호 프로세서를 데이터 컨버터에 손쉽게 통합
- ADC14X250에 연결된 상태에서 단일 100MHz 채널 샘플링
- 필터링, 다운 샘플링 또는 업 샘플링을 위한 DFE 처리, 계산 집약적인 2D FFT 작업을 오프로드하고 낮은 지연 시간과 높은 정확도를 달성하는 FFTC 하드웨어 가속기
- 디지털 신호 프로세서(DSP), ADC 및 DAC 보드, 데모 소프트웨어, 구성 GUI 및 시작 가이드를 포함한 JESD 연결 신호 처리 솔루션을 통한 광대역 샘플링
- 세 개의 EVM, 결정론적 지연 카드, 회로도, BOM, 사용 설명서, 벤치마크, 소프트웨어 및 데모를 포함한 강력한 데모 및 개발 플랫폼
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
TIDRKG4.PDF (100 KB)
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
기술 자료
=
TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
4개 모두 보기
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 설계 가이드 | Optimized Radar System Design Using a DSP+ARM SoC and ADC14X250 Design Guide | 2015. 12. 8 | ||
| 애플리케이션 노트 | 66AK2L06 JESD Attachment to ADC14X250/DAC38J84 (Rev. A) | 2016. 6. 24 | |||
| 백서 | Optimizing Modern Radar Systems using Low- Latency, High-Performance FFT Coproce | 2015. 12. 17 | |||
| Product overview | 66AK2L06 SoC Product Bulletin | 2015. 4. 15 |