D-Typ-Latches

Asynchrone Einzel-Bit- bis 32-Bit-Speicherregister vom Typ D

parametric-filterAlle Produkte anzeigen
Lösen Sie häufige Probleme mit asynchroner Logik und Speicher, wie zum Beispiel Aktivieren oder Deaktivieren digitaler Signale oder Halten von Signalen beim Zurücksetzen, mit unserem Sortiment von mehr als 180 Typ-D-Haltespeichern. Das Sortiment umfasst Schmitt-Auslöser- und Tri-State-Bausteinoptionen erhätlich in 1-32-Kanal-Konfigurationen.

Nach Kategorien durchsuchen

Auswählen sortiert nach parametrischer Spezifikation

D-Flip-Flops

SN74ACT573-Q1
D-Typ-Latches

Automotive octal D-type transparent latches with TTL-compatible CMOS inputs and 3-state outputs

Ungefährer Preis (USD) 1ku | 0.301

SN74AC573-Q1
D-Typ-Latches

Achtfache transparente Latches (Typ D) mit Tri-State-Ausgängen für die Automobilindustrie

Ungefährer Preis (USD) 1ku | 0.236

Vorteile unserer D-Flip-Flops

checkmark

Schmitt-Trigger-Eingänge

Unsere neue HCS-Familie bietet Schmitt-Trigger-Eingänge für überlegene Rauschunempfindlichkeit.

checkmark

Vielseitiges Gehäuseangebot

Es sind Gehäuse ohne und mit Pins verfügbar. Die Pin-Anzahl reicht von 6 bis 96 Pins. Für ausgewählte Gehäuse sind „benetzbare Flanken“ verfügbar. 

checkmark

Breites Spektrum an D-Flip-Flop-Funktionen

Erfüllen Sie Ihre Designanforderungen mit Single-Bit- und asynchronem Speicher, 1 bis 32 Kanälen und bis zu 250 MHz Taktung

Gängige Anwendungen von D-Flip-Flops

Digitale Signale müssen während des Systembetriebs mitunter aktiviert oder deaktiviert werden. Dieses Video behandelt sämtliche möglichen Optionen, was mit dem Ausgang bei deaktivierter Leitung geschehen kann, und gibt Logikbausteine an, welche jede der Funktionen ausführen können.

Technische Ressourcen

Application brief
Application brief
Understanding Schmitt Triggers (Rev. A)
Die meisten CMOS-, BiCMOS- und TTL-Bausteine benötigen an den Eingängen vergleichsweise steile Flanken beim Übergang von Low nach High und von High nach Low. Wenn die Flanken zu flach sind, kann dies zu übermäßigem Stromfluss, Schwingungen und sogar zu einer Beschädigung des Bauteils führen.
document-pdfAcrobat PDF
Application brief
Application brief
Optimizing Board Space for Discrete LOGIC Designs Using Smallest Package Solutio (Rev. A)
Der Begriff „Dual Footprint“ bezeichnet hier die Überlagerung von zwei Footprints auf der Leiterplatte für zwei unterschiedliche Gehäusekonfigurationen. Auf diese Weise kann bei Neuentwürfen oder Designrevisionen einer möglicherweise unsicheren oder eingeschränkten Bauteileversorgung entgegengewirkt werden.
document-pdfAcrobat PDF
Application note
Application note
An Overview of Bus-Hold Circuit and the Applications (Rev. B)
Bei der Entwicklung von Systemen mit (CMOS-)Bausteinen müssen Entwickler besonders auf den Betriebszustand achten, in dem sich alle Bustreiber in einem inaktiven Zustand mit hoher Impedanz (Tri-State) befinden.
document-pdfAcrobat PDF