JAJSFF5F September   2007  – October 2018 DAC5652A

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
    1.     機能ブロック図
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics: DC
    6. 6.6  Electrical Characteristics: AC
    7. 6.7  Electrical Characteristics: Digital Input
    8. 6.8  Electrical Characteristics: Power Supply
    9. 6.9  Switching Characteristics
    10. 6.10 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Digital Inputs
      2. 7.3.2 References
        1. 7.3.2.1 Internal Reference
        2. 7.3.2.2 External Reference
    4. 7.4 Device Functional Modes
      1. 7.4.1 Input Interfaces
        1. 7.4.1.1 Dual-Bus Data Interface and Timing
        2. 7.4.1.2 Single-Bus Interleaved Data Interface and Timing
      2. 7.4.2 Gain Setting Option
      3. 7.4.3 Sleep Mode
  8. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 DAC Transfer Function
        1. 8.1.1.1 Analog Outputs
      2. 8.1.2 Output Configurations
      3. 8.1.3 Differential With Transformer
      4. 8.1.4 Single-Ended Configuration
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Examples
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 コミュニティ・リソース
    4. 11.4 商標
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DAC5652Aは、オンチップの電圧リファレンスを内蔵したモノリシック、デュアル・チャネルの10ビット高速デジタル/アナログ・コンバータ(DAC)です。

最高275MSPSの更新速度で動作し、抜群の動的性能、正確なゲイン、オフセット整合といった特性から、I/Qベースバンドまたは直接IF通信アプリケーションに最適です。

各DACには、シングルエンドまたは差動アナログ出力構成に適した高インピーダンスの差動電流出力が備えられています。外部抵抗を使用して、各DACのフルスケール出力電流を別々に、または同時にスケーリングできます(一般的には2mA~20mA)。高精度の内蔵電圧リファレンスは温度補償機能を備え、安定した1.2Vのリファレンス電圧を提供します。外部リファレンスも使用できます。

DAC5652Aには、クロックとデータ・ラッチが異なる10ビットのパラレル入力ポートが2つあります。柔軟性を高めるため、インターリーブ・モードで動作する際には1ポートで各DACへの多重化データもサポートされます。

DAC5652Aは、50Ωの二重終端負荷を接続した変圧器結合の差動出力用に設計されています。20mAのフルスケール出力電流の場合、インピーダンス比4:1 (結果として出力4dBm)とインピーダンス比1:1の変圧器(出力-2dBm)の両方がサポートされています。

DAC5652Aは、48ピンTQFPおよび48ピンVQFNパッケージで供給されます。TQFPパッケージはファミリのメンバ間でピン互換性があり、10ビット(DAC5652A)、12ビット(DAC5662)、14ビット(DAC5672)の分解能を選択できます。また、TQFPパッケージはDAC2900およびAD9763デュアルDACともピン互換です。このデバイスは、-40℃~+85℃の工業用温度範囲で動作が規定されています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
DAC5652A TQFP (48) 7mm×7mm
VQFN(48) 6mm×6mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にあるパッケージ・オプションについての付録を参照してください。