JAJSHM3
June 2019
LM5163-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
代表的なアプリケーションの効率、VOUT = 12V時
4
改訂履歴
5
概要 (続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Control Architecture
8.3.2
Internal VCC Regulator and Bootstrap Capacitor
8.3.3
Regulation Comparator
8.3.4
Internal Soft Start
8.3.5
ON-Time Generator
8.3.6
Current Limit
8.3.7
N-Channel Buck Switch and Driver
8.3.8
Synchronous Rectifier
8.3.9
Enable/Undervoltage Lockout (EN/UVLO)
8.3.10
Power Good (PGOOD)
8.3.11
Thermal Protection
8.4
Device Functional Modes
8.4.1
Shutdown Mode
8.4.2
Active Mode
8.4.3
Sleep Mode
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Custom Design With WEBENCH® Tools
9.2.2.2
Switching Frequency (RRON)
9.2.2.3
Buck Inductor (LO)
9.2.2.4
Output Capacitor (COUT)
9.2.2.5
Input Capacitor (CIN)
9.2.2.6
Type 3 Ripple Network
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Compact PCB Layout for EMI Reduction
11.1.2
Feedback Resistors
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
デベロッパー・ネットワークの製品に関する免責事項
12.1.2
開発サポート
12.1.2.1
WEBENCH® ツールによるカスタム設計
12.2
関連資料
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDA|8
MPDS092F
サーマルパッド・メカニカル・データ
DDA|8
PPTD178C
発注情報
jajshm3_oa
7
Specifications