SN74LV1T34

AKTIV

PUFFER-Logikpegelumsetzer für Einfachstromversorgung (keine Aktivierung)

Produktdetails

Technology family LV1T Applications GPIO Bits (#) 1 Configuration 1 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 0 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) -8 Supply current (max) (µA) 5.5 Features 4.2, 4.64 Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV1T Applications GPIO Bits (#) 1 Configuration 1 Ch A to B 0 Ch B to A High input voltage (min) (V) 1 High input voltage (max) (V) 5.5 Vout (min) (V) 0 Vout (max) (V) 5.5 Data rate (max) (Mbps) 100 IOH (max) (mA) -8 IOL (max) (mA) -8 Supply current (max) (µA) 5.5 Features 4.2, 4.64 Input type TTL-Compatible CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • Latch-up performance exceeds 250mA per JESD 17
  • Single-supply voltage translator at 5V, 3.3V, 2.5V, and 1.8V VCC
  • Operating range of 1.65V to 5.5V
  • Up translation:
    • 1.2V(1) to 1.8V at 1.8V VCC
    • 1.5V(1) to 2.5V at 2.5V VCC
    • 1.8V(1) to 3.3V at 3.3V VCC
    • 3.3V to 5.0V at 5.0V VCC
  • Down translation:
    • 3.3V to 1.8V at 1.8V VCC
    • 3.3V to 2.5V at 2.5V VCC
    • 5.0V to 3.3V at 3.3V VCC
  • Logic output is referenced to VCC
  • Output drive:
    • 8mA output drive at 5V
    • 7mA output drive at 3.3V
    • 3mA output drive at 1.8V
  • Characterized up to 50MHz at 3.3V VCC
  • 5V Tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the VIH/VIL and output drive for lower VCC condition.

  • Latch-up performance exceeds 250mA per JESD 17
  • Single-supply voltage translator at 5V, 3.3V, 2.5V, and 1.8V VCC
  • Operating range of 1.65V to 5.5V
  • Up translation:
    • 1.2V(1) to 1.8V at 1.8V VCC
    • 1.5V(1) to 2.5V at 2.5V VCC
    • 1.8V(1) to 3.3V at 3.3V VCC
    • 3.3V to 5.0V at 5.0V VCC
  • Down translation:
    • 3.3V to 1.8V at 1.8V VCC
    • 3.3V to 2.5V at 2.5V VCC
    • 5.0V to 3.3V at 3.3V VCC
  • Logic output is referenced to VCC
  • Output drive:
    • 8mA output drive at 5V
    • 7mA output drive at 3.3V
    • 3mA output drive at 1.8V
  • Characterized up to 50MHz at 3.3V VCC
  • 5V Tolerance on input pins
  • –40°C to 125°C operating temperature range
  • Supports standard logic pinouts
  • CMOS output B compatible with AUP1G and LVC1G families (1)

(1)Refer to the VIH/VIL and output drive for lower VCC condition.

The SN74LV1T34 is a single buffer gate with reduced input thresholds to support voltage translation applications.

The SN74LV1T34 is a single buffer gate with reduced input thresholds to support voltage translation applications.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Gleiche Funktionalität, gleiche Pinbelegung wie verglichener Baustein
SN74LV1T34-Q1 AKTIV Puffer- und Logikpegelverschieber für Einzeltromversorgung ohne Aktivierung für die Automobilindustr Automotive version
Gleiche Funktionalität, andere Pinbelegung als verglichener Baustein
TXU0101 AKTIV Einkanal-Pegelumsetzer mit fester Richtung 1 channel fixed direction level translator with dual supply

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 6
Typ Titel Datum
* Data sheet SN74LV1T34 Single Power Supply Single Buffer GATE CMOS Logic Level Shifter datasheet (Rev. E) PDF | HTML 08 Feb 2024
Application brief Enabling Modular PLC System Designs with Single-Supply Level Translation PDF | HTML 16 Apr 2024
Selection guide Voltage Translation Buying Guide (Rev. A) 15 Apr 2021
Selection guide Logic Guide (Rev. AB) 12 Jun 2017
Application note Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 30 Apr 2015
Application note Selecting the Right Level Translation Solution (Rev. A) 22 Jun 2004

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

5-8-LOGIC-EVM — Generisches Logik-Evaluierungsmodul für 5- bis 8-polige DCK-, DCT-, DCU-, DRL- und DBV-Gehäuse

Flexibles EVM zur Unterstützung aller Geräte mit 5- bis 8-poligem DCK-, DCT-, DCU-, DRL- oder DBV-Gehäuse.
Benutzerhandbuch: PDF
Simulationsmodell

SN74LV1T34 Behavioral SPICE Model

SCLM180.ZIP (7 KB) - PSpice Model
Simulationsmodell

SN74LV1T34 IBIS Model

SCLM119.ZIP (49 KB) - IBIS Model
Referenzdesigns

TIDA-00375 — Referenzdesign für Bridge von UART zu Wi-Fi mit 24-V-Wechselspannungsversorgung

This reference design uses our SimpleLink Wi-Fi CC3200 internet-on-a-chip wireless MCU module to create a data bridge between existing hardware with a logic-level UART interface and a Wi-Fi network. The design also contains a simple switcher power supply with a wide-input range suitable (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDEP-01017 — Referenzdesign für Kaskadenbildgebung zur Radarerfassung mit Jacinto™ ADAS-Prozessor

This reference design provides a processing foundation for a cascaded imaging radar system. Cascade radar devices can support front, long-range (LRR) beam-forming applications as well as corner- and side-cascade radar and sensor fusion systems. This reference design provides qualified developers (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-010032 — Referenzdesign für universellen Datenkonzentrator mit Unterstützung für Ethernet, 6LoWPAN RF Mesh un

IPv6-basierte Netzkommunikation wird in Industriemärkten und Anwendungen wie Smart Meter (intelligente Zähler) und Stromnetzautomatisierung zur Standardlösung. Das universelle Datenkonzentrator-Design bietet eine komplette IPv6-basierte Netzwerklösung, welche sich in die (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-010085 — Solides 24-VAC-Mehrkanal-Relais-Referenzdesign mit digitalem Isolator

Dieses Referenzdesign demonstriert ein mehrkanaliges Halbleiterrelais (SSR) mit einer einzigen Isolierung. Das Design verwendet einen mehrkanaligen digitalen Isolator mit einer einzigen isolierten Stromversorgung und einer gemeinsamen Gate-Treiberschaltung zur unabhängigen Steuerung mehrerer SSRs. (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00580 — Referenzdesign eines für den Automobilbereich zugelassenen Quadratur-Drehgebers mit 16 Bit Auflösung

People prefer to use knobs over touchscreens in many situations.  This solution minimizes the required connections to a microcontroller to monitor a rotary quadrature encoder's direction and distance of rotation.
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins Herunterladen
SOT-23 (DBV) 5 Optionen anzeigen
SOT-SC70 (DCK) 5 Optionen anzeigen

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos