JAJSKG5B February   2020  – August 2021 DRV8220

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. デバイスの比較
  6. ピン構成および機能
  7. 仕様
    1. 7.1 絶対最大定格
    2. 7.2 ESD 定格
    3. 7.3 推奨動作条件
    4. 7.4 熱に関する情報
    5. 7.5 電気的特性
    6. 7.6 の標準特性
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 外付け部品
      2. 8.3.2 制御モード
        1. 8.3.2.1 PWM 制御モード (DSG:MODE = 0 かつ DRL)
        2. 8.3.2.2 PH/EN 制御モード (DSG: MODE = 1)
        3. 8.3.2.3 ハーフブリッジ制御モード (DSG: MODE = Hi-Z)
      3. 8.3.3 保護回路
        1. 8.3.3.1 電源の低電圧誤動作防止 (UVLO)
        2. 8.3.3.2 OUTx 過電流保護 (OCP)
        3. 8.3.3.3 過熱検出保護 (TSD)
      4. 8.3.4 ピン構造図
        1. 8.3.4.1 ロジックレベル入力
        2. 8.3.4.2 トライレベル入力
    4. 8.4 デバイスの機能モード
      1. 8.4.1 アクティブ・モード
      2. 8.4.2 低消費電力スリープ・モード
      3. 8.4.3 フォルト・モード
  9. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 フルブリッジ駆動
        1. 9.2.1.1 設計要件
        2. 9.2.1.2 詳細な設計手順
          1. 9.2.1.2.1 電源電圧
          2. 9.2.1.2.2 制御インターフェイス
          3. 9.2.1.2.3 低消費電力動作
        3. 9.2.1.3 アプリケーション曲線
      2. 9.2.2 ハーフブリッジ駆動
        1. 9.2.2.1 設計要件
        2. 9.2.2.2 詳細な設計手順
          1. 9.2.2.2.1 電源電圧
          2. 9.2.2.2.2 制御インターフェイス
          3. 9.2.2.2.3 低消費電力動作
        3. 9.2.2.3 アプリケーション曲線
      3. 9.2.3 デュアルコイル・リレーの駆動
        1. 9.2.3.1 設計要件
        2. 9.2.3.2 詳細な設計手順
          1. 9.2.3.2.1 電源電圧
          2. 9.2.3.2.2 制御インターフェイス
          3. 9.2.3.2.3 低消費電力動作
        3. 9.2.3.3 アプリケーション曲線
      4. 9.2.4 電流センス
        1. 9.2.4.1 設計要件
        2. 9.2.4.2 詳細な設計手順
          1. 9.2.4.2.1 シャント抵抗の決定
          2. 9.2.4.2.2 RCフィルタ
    3. 9.3 電流能力と熱性能
      1. 9.3.1 消費電力および出力電流特性
      2. 9.3.2 熱性能
        1. 9.3.2.1 定常状態熱性能
        2. 9.3.2.2 過渡熱性能
  10. 10電源に関する推奨事項
    1. 10.1 バルク容量
  11. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 サポート・リソース
    4. 12.4 商標
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DRV8220 は、4 つの N チャネル・パワー FET、チャージ・ポンプ・レギュレータ、保護回路を内蔵した統合モーター・ドライバです。チャージ・ポンプにはすべてのコンデンサが内蔵されているため、PCB 上のモーター・ドライバのソリューション・サイズ全体が小さくなり、100% のデューティ・サイクルで動作できます。

DRV8220 は、PWM (IN1/IN2)、位相 / イネーブル (PH/EN)、独立ハーフブリッジ、並列ハーフブリッジを含む複数の制御インターフェイス・モードをサポートしています。各インターフェイスは低消費電力のスリープ・モードをサポートしており、内部回路のほとんどをシャットダウンすることで静止電流が非常に小さくなります。DSG パッケージは nSLEEP ピンをサポートしているため、ロジック信号入力を使用してスリープ・モードを制御できます。

本デバイスは、最大1.76A の出力電流を供給できます。4.5V~18V の電源電圧で動作します。

このドライバは、電源低電圧誤動作防止 (UVLO)、出力過電流 (OCP)、デバイス過熱 (TSD) などの堅牢な内部保護機能を備えています。

DRV8220 は、各種の負荷と電源レールに最小限の設計変更で対応できるよう、スケーラブルな RDS(on) と電源電圧の選択肢を取り揃えたピン互換のデバイス・ファミリの一部です。このファミリのデバイスの詳細については、デバイスの比較をご覧ください。弊社のポートフォリオ全体については、tij.co.jp のブラシ付きモーター・ドライバをご覧ください。

製品情報
部品番号(1) パッケージ 本体サイズ (公称)
DRV8220DSG WSON (8) 2.00mm × 2.00mm
DRV8220DRL SOT563 (6) 1.20mm × 1.60mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
概略回路図