JAJSLI5J January   2011  – March 2021 OPA2835 , OPA835

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Device Comparision Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information: OPA835
    5. 7.5 Thermal Information: OPA2835
    6. 7.6 Electrical Characteristics: VS = 2.7 V
    7. 7.7 Electrical Characteristics: VS = 5 V
    8. 7.8 Typical Characteristics: VS = 2.7 V
    9. 7.9 Typical Characteristics: VS = 5 V
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Input Common-Mode Voltage Range
      2. 8.3.2 Output Voltage Range
      3. 8.3.3 Power-Down Operation
      4. 8.3.4 Low-Power Applications and the Effects of Resistor Values on Bandwidth
      5. 8.3.5 Driving Capacitive Loads
    4. 8.4 Device Functional Modes
      1. 8.4.1 Split-Supply Operation (±1.25 V to ±2.75 V)
      2. 8.4.2 Single-Supply Operation (2.5 V to 5.5 V)
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1  Noninverting Amplifier
      2. 9.1.2  Inverting Amplifier
      3. 9.1.3  Instrumentation Amplifier
      4. 9.1.4  Attenuators
      5. 9.1.5  Single-Ended to Differential Amplifier
      6. 9.1.6  Differential to Single-Ended Amplifier
      7. 9.1.7  Differential-to-Differential Amplifier
      8. 9.1.8  Gain Setting With OPA835 RUN Integrated Resistors
      9. 9.1.9  Pulse Application With Single-Supply
      10. 9.1.10 ADC Driver Performance
    2. 9.2 Typical Application
      1. 9.2.1 Audio Frequency Performance
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curves
      2. 9.2.2 Active Filters
        1. 9.2.2.1 Application Curve
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Device Support
      1. 12.1.1 Development Support
    2. 12.2 Documentation Support
      1. 12.2.1 Related Documentation
    3. 12.3 Related Links
    4. 12.4 Receiving Notification of Documentation Updates
    5. 12.5 サポート・リソース
    6. 12.6 Trademarks
    7. 12.7 Electrostatic Discharge Caution
    8. 12.8 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

OPA835 および OPA2835 デバイス (OPAx835) は、シングルおよびデュアルの超低消費電力、レール・ツー・レール出力、負レール入力、電圧帰還 (VFB) オペアンプで、単一電源で 2.5V~5.5V、デュアル電源で ±1.25V~±2.75V の電源電圧範囲で動作するよう設計されています。チャネルあたり 250µA の消費電力と 56MHz のユニティ・ゲイン帯域幅により、これらのアンプは、レール・ツー・レール・アンプに関して業界最高レベルの電力性能比を実現します。

消費電力が重視されるバッテリ駆動式の携帯機器において、消費電力が小さく高周波性能に優れた OPA835 および OPA2835 デバイスは、他のデバイスでは達成できない電力性能比を実現します。電流を 1.5µA 未満に低減する省電力モードも備えているため、バッテリ駆動機器の高周波アンプに最適です。

OPA835 RUN パッケージ・オプションはゲイン設定抵抗を内蔵しているため、プリント基板の占有面積を最小限 (約 2.00mm × 2.00mm) に抑えることができます。PCB に回路トレースを追加することにより、+1、–1、–1.33、+2、+2.33、–3、+4、–4、+5、–5.33、+6.33、–7、+8 のゲインと –0.1429、–0.1875、–0.25、–0.33、–0.75 の反転減衰を実現できます。詳細は、 Table 9-1 および Table 9-2 をご覧ください。

OPA835 および OPA2835 デバイスは、–40℃~+125℃の拡張産業用温度範囲全体にわたって動作が規定されています。

製品情報 (1)
部品番号 パッケージ 本体サイズ (公称)
OPA835 SOT-23 (6) 2.90mm × 1.60mm
QFN (10) 2.00mm × 2.00mm
OPA2835 SOIC (8) 4.90mm × 3.91mm
VSSOP (10) 3.00mm × 3.00mm
UQFN (10) 2.00mm × 2.00mm
QFN (10) 2.00mm × 2.00mm
利用可能なすべてのパッケージについて、このデータシートの末尾にあるパッケージ・オプションについての付録を参照してください。