JAJSN44J December   1982  – October 2021 SN54HC595 , SN74HC595

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Switching Characteristics
    8. 6.8 Operating Characteristics
    9. 6.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 サポート・リソース
    3. 12.3 Trademarks
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SNx4HC595 には 8 ビットのシリアル・イン、パラレル・アウトのシフト・レジスタが搭載されており、8 ビットの D タイプ・ストレージ・レジスタへデータを供給します。ストレージ・レジスタはパラレル 3 ステート出力を備えています。シフト・レジスタとストレージ・レジスタの両方に、それぞれ独立したクロックが供給されます。シフト・レジスタはダイレクト・オーバーライディング・クリア (SRCLR) 入力、シリアル (SER) 入力、カスケード用シリアル出力を備えています。出力イネーブル (OE) 入力が HIGH のとき、出力は高インピーダンス状態になります。

製品情報
部品番号 パッケージ (1) 本体サイズ (公称)
SN54HC595FK LCCC (20) 8.89mm × 8.89mm
SN54HC595J CDIP (16) 21.34mm × 6.92mm
SN74HC595N PDIP (16) 19.31mm × 6.35mm
SN74HC595D SOIC (16) 9.90mm × 3.90mm
SN74HC595DW SOIC (16) 10.30mm × 7.50mm
SN74HC595DB SSOP (16) 6.20mm × 5.30mm
SN74HC595PW TSSOP (16) 5.00mm × 4.40mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-CFC41F3A-3CF2-46A9-B97B-313C2A957749-low.gif機能ブロック図