JAJSQG7 june   2023 SN75LVPE3410

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4Revision History
  6. 5Pin Configuration and Functions
  7. 6Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 DC Electrical Characteristics
    6. 6.6 High Speed Electrical Characteristics
    7. 6.7 SMBUS/I2C Timing Characteristics
    8. 6.8 Typical Characteristics
  8. 7Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Linear Equalization
      2. 7.3.2 DC Gain
      3. 7.3.3 Receiver Detect State Machine
    4. 7.4 Device Functional Modes
      1. 7.4.1 Active PCIe Mode
      2. 7.4.2 Active Buffer Mode
      3. 7.4.3 Standby Mode
    5. 7.5 Programming
      1. 7.5.1 Control and Configuration Interface
        1. 7.5.1.1 Pin Mode
          1. 7.5.1.1.1 Four-Level Control Inputs
        2. 7.5.1.2 SMBUS/I2C Register Control Interface
  9. 8Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Applications
      1. 8.2.1 PCIe x4 Lane Configuration
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. 9Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11.   Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN75LVPE3410 は、4 チャネルの低消費電力高性能リニア・リピータまたはリドライバで、PCI Express (PCIe™) Generation 1.0、2.0、3.0 をサポートするよう設計されています。

SN75LVPE3410 のレシーバは、連続時間リニア・イコライザ (CTLE) を搭載し、プログラマブルな高周波数での昇圧を実現しています。イコライザは、相互接続媒体 (例:PCB 配線) に起因する符号間干渉 (ISI) によって完全に閉じた入力アイ・パターンを開くことができます。CTLE レシーバにはリニア出力ドライバが接続されています。SN75LVPE3410 のリニアなデータ・パスは送信プリセット信号特性を維持します。リニア・リドライバは、最良の送受信イコライゼーション設定になるようにリンク・トレーニングされた受動チャネルの一部になります。このリンク・トレーニング・プロトコルの透過性は、最良の電気的リンクと最短のレイテンシをもたらします。デバイスのプログラム可能なイコライゼーションとそのリニアなデータ・パスにより、相互接続チャネル内の物理的な配置の柔軟性が最大化され、チャネル全体の性能が向上します。

プログラム可能な設定は、ソフトウェア (SMBus または I2C)、またはピン制御を使用して簡単に適用できます。

パッケージ情報
部品番号パッケージ (1)パッケージ・サイズ (2)
SN75LVPE3410RNQ (WQFN、40)6mm × 4mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-20230526-SS0I-RJST-TGCJ-X1RLJ75H6MPF-low.svg代表的なアプリケーション