JAJSQP3D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
各サブシステム専用の RAM ブロックは、その CPU および CLA からのみアクセスでき、ローカル共有 RAM (LSx RAM) と呼ばれます。
すべての LSx RAM ブロックに ECC があります。これらのメモリはセキュアであり、アクセス保護 (CPU 書き込み / CPU フェッチ) 機能を備えています。
デフォルトでは、これらのメモリは CPU 専用であり、ユーザーは、LSxMSEL レジスタの MSEL_LSx ビット フィールドを適切に構成すれば、これらのメモリを CLA と共有することを選択できます。
表 7-7 に、LSx RAM のイニシエータ アクセスを示します。
| MSEL_LSx1 | CLAPGM_LSx | CPU が許可されたアクセス | CLA が許可されたアクセス | 備考 |
|---|---|---|---|---|
| 00 | X | すべて | - | LSx メモリは、CPU 専用 RAM として構成されています。 |
| 01 | 0 | すべて | データ読み取り データ書き込み | LSx メモリは、CPU と CLA1 の間で共有されます。 |
| 01 | 1 | エミュレーション読み取り エミュレーション書き込み | フェッチのみ | LSx メモリは CLA1 のプログラム メモリです。 |