JAJS313H July   2008  – October 2023 TPS54331

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  固定周波数 PWM 制御
      2. 7.3.2  電圧リファレンス (VREF)
      3. 7.3.3  ブートストラップ電圧 (BOOT)
      4. 7.3.4  イネーブル、および可変の入力低電圧誤動作防止 (VIN UVLO)
      5. 7.3.5  SS ピンを使用したプログラム可能なスロー・スタート
      6. 7.3.6  エラー・アンプ
      7. 7.3.7  勾配補償
      8. 7.3.8  電流モード補償設計
      9. 7.3.9  過電流保護および周波数シフト
      10. 7.3.10 過電圧過渡保護
      11. 7.3.11 サーマル・シャットダウン
    4. 7.4 デバイスの機能モード
      1. 7.4.1 Eco-mode
      2. 7.4.2 VIN < 3.5V での動作
      3. 7.4.3 EN 制御による動作
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  WEBENCH® ツールによるカスタム設計
        2. 8.2.2.2  スイッチング周波数
        3. 8.2.2.3  出力電圧の設定点
        4. 8.2.2.4  入力コンデンサ
        5. 8.2.2.5  出力フィルタ部品
          1. 8.2.2.5.1 インダクタの選択
        6. 8.2.2.6  コンデンサの選択
        7. 8.2.2.7  補償部品
        8. 8.2.2.8  ブートストラップ・コンデンサ
        9. 8.2.2.9  キャッチ・ダイオード
        10. 8.2.2.10 出力電圧の制限
        11. 8.2.2.11 消費電力の推定
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
      3. 8.4.3 電磁干渉 (EMI) に関する考慮事項
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスのサポート
      1. 9.1.1 開発サポート
        1. 9.1.1.1 WEBENCH® ツールによるカスタム設計
    2. 9.2 サポート・リソース
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS54531 は、低 RDS(on) のハイサイド MOSFET を内蔵した、28V、3A の非同期降圧コンバータです。軽負荷時には、パルスをスキップする Eco-mode 機能が自動的にオンになり、効率を上げます。また、シャットダウン時の電源電流が 1μA と低いため、バッテリ駆動アプリケーションに使用できます。内部スロープ補償による電流モード制御により、外部補償計算が単純化され、セラミック出力コンデンサを使用しながら部品点数を減らすことができます。分圧抵抗を使用して、入力低電圧誤動作防止のヒステリシスをプログラムできます。過電圧過渡保護回路により、起動時および過渡状態での電圧オーバーシュートが制限されます。サイクル単位の電流制限方式、周波数フォールドバック、およびサーマル・シャットダウンにより、過負荷状況下でデバイスおよび負荷を保護します。TPS54331 デバイスは、8 ピン SOIC パッケージと 8 ピン SO PowerPAD 集積回路パッケージで供給され、熱性能を向上させるため内部的に最適化されています。

パッケージ情報
部品番号 パッケージ (1) パッケージ・サイズ (2)
TPS54331 D (SOIC、8) 4.90 mm × 6 mm
DDA (SO PowerPAD、8)
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-6F2351FD-7BD6-4FE3-A3C4-C8139DD446EF-low.gif概略回路図
GUID-968631B1-E7DF-4450-A005-F1C7AE2662E1-low.gifTPS54331 (D パッケージ) の効率