JAJSWA1 March   2025 INA950-SEP

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 アンプ入力同相範囲
      2. 6.3.2 入力信号の帯域幅
      3. 6.3.3 低い入力バイアス電流
      4. 6.3.4 低い VSENSE での動作
      5. 6.3.5 広い固定ゲイン出力
    4. 6.4 デバイスの機能モード
      1. 6.4.1 単方向動作
      2. 6.4.2 高い信号スループット
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
      1. 7.1.1 RSENSE とデバイスのゲインの選択
      2. 7.1.2 入力フィルタリング
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 設計要件
      2. 7.2.2 詳細な設計手順
        1. 7.2.2.1 負の VSENSE による過負荷復帰
      3. 7.2.3 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報
    1. 10.1 メカニカル データ
    2.     パッケージ情報
    3. 10.2 テープおよびリール情報

テープおよびリール情報

INA950-SEP
デバイス パッケージ
タイプ
パッケージ図 ピン数 SPQ リール
直径 (mm)
リール
幅 W1 (mm)
A0
(mm)
B0
(mm)
K0
(mm)
P1
(mm)
W
(mm)
ピン 1 の
象限
INA950A1MPWTSEP TSSOP PW 8 250 180 12.4 7 3.6 1.6 8 12 Q1
INA950-SEP
デバイス パッケージ タイプ パッケージ図 ピン数 SPQ 長さ (mm) 幅 (mm) 高さ (mm)
NA950A1MPWTSEP TSSOP PW 8 250 210 185 35