JESD204 テクノロジ

TI の JESD 準拠製品と設計を採用すると、エンコード済み SerDes を活用して最適な同期、クロック リカバリ、DC バランスを実現できます

JESD204 とは

JESD204 技術は、データ コンバータ (ADC と DAC) とロジック デバイス (FPGA または ASIC) の間で標準化されたシリアル インターフェースであり、SerDes 同期、クロック リカバリ、DC バランスにエンコードを使用します。TI の JESD 準拠製品と設計を採用すると、JESD204B と JESD204C のさまざまなアプリケーション分野で高密度システムの性能を大幅に向上させることができます。

JESD204B と JESD204C の違いについて

このホワイト ペーパーでは、JESD204B 規格と JESD204C 規格の違い、およびそれが高速データ コンバータ ボード設計に取り組むエンジニアに及ぼす影響について説明します。

ホワイト ペーパーを表示

JESD204 システムにおける TI 製品の利点

checkmark

低システム コストを実現

無償で、高速データ コンバータと組み合わせて使える TI の JESD204 迅速設計知的財産にアクセスできるほか、JESD204 エキスパートからのサポートも受けられます。

checkmark

フレキシブルで使いやすい

事前構成 / 最適化可能な FPGA プラットフォーム、データ コンバータ、JESD204 モード専用ファームウェアで、FPGA リソースを削減しましょう。

checkmark

設計時間の短縮

TI の知識豊富なエンジニアのサポートで、設計サイクル時間を短縮し、お客様のモードにぴったりの IP を構成しましょう。

無償提供の TI ファームウェアで開発期間を短縮

ファームウェア
高速データ コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアが開発する際に、迅速な経路をたどれる設計を採用しています。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように、設計者の皆様を支援します。

JESD204 rapid design IP は、TI の高速データ (...)

JESD204 の 設計 / 開発リソース

サポート・ソフトウェア
高速データ コンバータ Pro ソフトウェア

この高速データ コンバータ Pro GUIは、PC (Windows® XP/7/10 対応) 向けプログラムであり、TI の大半の高速データ コンバータである A/D コンバータ (ADC) や D/A コンバータ (DAC) と、アナログ フロント エンド (AFE) の各プラットフォームの評価を支援するために設計されました。DATACONVERTERPRO-SW は、データ キャプチャとパターン ジェネレータのカードである TSW14xxx シリーズ全体をサポートする設計を採用しており、時間ドメインと周波数ドメインの両方でデータ (...)

リファレンス・デザイン
12 ビット デジタイザ向け、スケーラブル 20.8GSPS のリファレンス デザイン
このリファレンス デザインは、RF サンプリング A/D コンバータ (ADC) をタイム インターリーブ構成で使用して、20.8GSPS のサンプリング システムを実現する方法を提示しています。タイム インターリーブという方式は、サンプリング レートを向上させるための実績ある従来型の方法です。ただし、性能を向上させるには、複数使用している個別 ADC のオフセット、ゲイン、サンプリング時間に関する不整合を一致させることが不可欠です。サンプリング クロックが高くなるほど、インターリーブ型の複雑度が高くなります。複数の ADC の間での位相の一致は、より良い SFDR と ENOB (...)
リファレンス・デザイン
DSO、レーダ、5G 無線テスタ向けのマルチチャネル JESD204B 15GHz クロック リファレンス デザイン
高速マルチチャネル アプリケーションはシステムの SNR、SFDR(スプリアス フリー ダイナミック レンジ)、ENOB(実効ビット数)を最適化するために、チャネル間スキューを管理可能な高精度クロッキング ソリューションを必要とします。このリファレンス デザインは TI の VCO 内蔵 LMX2594 広帯域 PLL の使用により個別のボード上で 2 個の高速チャネルをサポートでき、10MHz ~ 15GHz のクロックと JESD204B インターフェイス用 SYSREF を生成します。15GHz のクロック周波数の場合、10KHz のオフセット位相ノイズは -104dBc/Hz (...)
リファレンス・デザイン
レーダーアプリケーション向け、マルチチャネル RF トランシーバのリファレンス デザイン

このリファレンス デザインは、8 チャネルのアナログ フロント エンド (AFE) を提示します。4 チャネル RF トランシーバである AFE7444 を 2 個搭載しているほか、LMK04828-LMX2594 をベースとするクロック処理サブシステムも採用しています。その結果、このデザインは 16 チャネルまたはそれ以上のチャネル数に拡張することも可能です。各 AFE チャネルが搭載しているのは、14 ビット 9GSPS の DAC です。ほかに、2.6GHz で 75dB を上回るダイナミック レンジを達成し、10ps (ピコ秒) 未満のスキューで同期する 3GSPS の ADC (...)

技術リソース

アプリケーション・ノート
アプリケーション・ノート
Adaptive Drive Angle Adjust
このアプリケーション レポートでは、回路基板材料の選択と、JESD204B データ リンクを目的としたデバイス設定の最適化に必要な基礎を解説します。
document-pdfAcrobat PDF
ホワイト・ペーパー
ホワイト・ペーパー
Ready to make the jump to JESD204B? White Paper (Rev. B)
このホワイト ペーパーでは、JESD204B インターフェイスを取り巻くシステムへの影響を検討します。
document-pdfAcrobat PDF
アプリケーション・ノート
アプリケーション・ノート
System Design Considerations when Upgrading from JESD204B to JESD204C (Rev. A)
このホワイトペーパーの目的は、データ コンバータ向けのシリアル インターフェース規格のリビジョン JESD204B と JESD204C の主な違いを明らかにすることです。
document-pdfAcrobat PDF

JESD204 のサポートとトレーニング

TI の E2E™ 設計サポート フォーラムにアクセス

TI E2E™ 設計サポート フォーラムは、設計プロセスのすべての段階でエンジニアの役に立つ情報を提供しています。TI のエンジニアに相談したり、JESD204 関連記事を参照したりすることで、設計上の課題を素早く解決できます。
 

JESD204B ビデオ シリーズ

TI の JESD204B ビデオ シリーズをご覧ください。高速データ コンバータ製品に関連する JESD204B SerDes 規格に関係のある基本的な概念を説明しています。

カテゴリ別に JESD204 準拠の製品をご確認ください

クロック ジッタ クリーナ / シンクロナイザ

低消費電力のネットワーク シンクロナイザや、最小ジッタを達成する JESD204B 準拠ジッタ クリーナで構成された TI の製品ラインアップで、高精度のクロックのジッタ性能を実現できます。

高速 JESD204 インターフェイス ADC

JEDEC の SerDes 規格である JESD204 を使用して高速データを出力する、TI の高速 A/D コンバータ (ADC) 製品をご確認ください。

高速 JESD204 インターフェイス DAC

JEDEC の SerDes 規格である JESD204 を使用して高速データを入力する、TI の高速 D/A コンバータ (DAC) 製品をご確認ください。

RF PLL / シンセサイザ

高性能テスト装置、衛星、レーダー、5G ワイヤレス システム向けの超低位相ノイズを実現します。

アプリケーションごとに JESD204 の製品とリソースを検索