パッケージ情報
パッケージ | ピン数 WQFN (RTA) | 40 |
動作温度範囲 (℃) -40 to 85 |
パッケージ数量 | キャリア 250 | SMALL T&R |
ADC31JB68 の特徴
- シングル・チャネル
- 16 ビット分解能
- 最大クロック速度:500Msps
- 小型の 40 ピン QFN パッケージ (6 x 6mm)
- 入力バッファの入力帯域幅 (3dB):1300MHz
- アパーチャ・ジッタ:80fs
- オンチップのクロック分周器:/1、/2、/4
- オンチップのディザ
- フォアグラウンドとバックグラウンドの較正による一貫した動的性能
- 入力振幅と位相調整
- 入力フルスケール:1.7Vpp
- 電源電圧:1.2/1.8/3V
- JESD204B インターフェイス
- サブクラス 1 に準拠
- 5Gbps の 2 レーン
- マルチチップの同期をサポート
- 主な仕様
- 消費電力: 500Msps で 915mW
- -1dBFS、fin = 210MHz 時の性能
- SNR:69.3dBFS
- NSD:–153.3 dBFS/Hz
- SFDR:80dBc
- 非 HD2、HD3:-91dBFS
- -1dBFS、fin = 450MHz 時の性能
- SNR:67dBFS
- NSD:-151dBFS/Hz
- SFDR:77dBc HD2、3
- 非 HD2、HD3:-89dBFS
ADC31JB68 に関する概要
ADC31JB68 は低消費電力、広帯域幅、16 ビット、500MSPS のアナログ / デジタル・コンバータ (ADC) です。バッファ付きのアナログ入力により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。このデバイスは、最大 1.3GHz の入力信号をサンプリングするよう設計されています。
ADC31JB68 は、広い入力周波数範囲にわたって、優れたスプリアス・フリー・ダイナミック・レンジ (SFDR) を維持し、消費電力も非常にわずかです。オンチップのディザ機能により、非常にクリーンなノイズ・フロアが得られます。フォアグラウンドおよびバックグラウンドの較正が組み込まれているため、温度範囲全体にわたって一貫した性能を実現し、部品間の差異も最小化されます。
このデバイスは、2 つのレーンのそれぞれで、データ・レートが最大 5Gbps の JESD204B シリアル・インターフェイスをサポートしているため、高集積システムを実現できます。
ADC31JB68 は 6mm × 6mm の 40 ピン QFN パッケージで供給されます。