176-pin (PGF) package image

SM320F2812PGFMEP アクティブ

150MHz、256KB フラッシュ、EMIF 搭載、C2000™ エンハンスド製品、32 ビット・マイコン (MCU)

次の製品と同じ: V62/05601-03ZE, SM320F2812PGFMEPG4 この型番は、上記に記載されている型番と同一です。ご注文になれるのは、上記に記載されている型番のみです。

価格

数量 価格
+

品質に関する情報

定格 HiRel Enhanced Product
RoHS はい
REACH はい
リード端子の仕上げ / ボールの原材料 NIPDAU
MSL rating / リフローピーク温度 Level-3-260C-168 HR
品質、信頼性
、パッケージングの情報

記載されている情報:

  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
表示またはダウンロード
製造に関する追加情報

記載されている情報:

  • ファブ拠点
  • アセンブリ拠点
表示

輸出分類

*参考用

  • US ECCN (米国輸出規制分類番号):3A001A2C

パッケージ情報

パッケージ | ピン数 LQFP (PGF) | 176
動作温度範囲 (℃) -55 to 125
パッケージ数量 | キャリア 40 | JEDEC TRAY (10+1)

SM320F2812-EP の特徴

  • Controlled Baseline
    • One Assembly/Test/Fabrication Site
  • Extended Temperature Performance of –55°C to 125°C
  • Enhanced Diminishing Manufacturing Sources (DMS) Support
  • Enhanced Product-Change Notification
  • Qualification Pedigree(1)
  • High-Performance Static CMOS Technology
    • 150 MHz (6.67-ns Cycle Time)
    • Low-Power (1.8-V Core @135 MHz, 1.9-V Core @150 MHz, 3.3-V I/O) Design
  • JTAG Boundary Scan Support(2)
  • High-Performance 32-Bit CPU (320C28x)
    • 16 × 16 and 32 × 32 MAC Operations
    • 16 × 16 Dual MAC
    • Harvard Bus Architecture
    • Atomic Operations
    • Fast Interrupt Response and Processing
    • Unified Memory Programming Model
    • 4M Linear Program/Data Address Reach
    • Code-Efficient (in C/C++ and Assembly)
    • 320F24x/LF240x Processor Source Code Compatible
  • On-Chip Memory
    • Flash Devices: Up to 128K × 16 Flash
      (Four 8K × 16 and Six 16K × 16 Sectors)
    • ROM Devices: Up to 128K × 16 ROM
    • 1K × 16 OTP ROM
    • L0 and L1: 2 Blocks of 4K × 16 Each Single-Access RAM (SARAM)
    • H0: 1 Block of 8K × 16 SARAM
    • M0 and M1: 2 Blocks of 1K × 16 Each SARAM
  • Boot ROM (4K × 16)
    • With Software Boot Modes
    • Standard Math Tables
  • External Interface (2812)
    • Over 1M × 16 Total Memory
    • Programmable Wait States
    • Programmable Read/Write Strobe Timing
    • Three Individual Chip Selects
  • Clock and System Control
    • Dynamic PLL Ratio Changes Supported
    • On-Chip Oscillator
    • Watchdog Timer Module
  • Three External Interrupts
  • Peripheral Interrupt Expansion (PIE) Block
    That Supports 45 Peripheral Interrupts
  • Three 32-Bit CPU-Timers
  • 128-Bit Security Key/Lock
    • Protects Flash/ROM/OTP and L0/L1 SARAM
    • Prevents Firmware Reverse Engineering
  • Motor Control Peripherals
    • Two Event Managers (EVA, EVB)
    • Compatible to 240xA Devices
  • Serial Port Peripherals
    • Serial Peripheral Interface (SPI)
    • Two Serial Communications Interfaces (SCIs), Standard UART
    • Enhanced Controller Area Network (eCAN)
    • Multichannel Buffered Serial Port (McBSP)
  • 12-Bit ADC, 16 Channels
    • 2 × 8 Channel Input Multiplexer
    • Two Sample-and-Hold
    • Single/Simultaneous Conversions
    • Fast Conversion Rate: 80 ns/12.5 MSPS
  • Up to 56 General Purpose I/O (GPIO) Pins
  • Advanced Emulation Features
    • Analysis and Breakpoint Functions
    • Real-Time Debug via Hardware
  • Development Tools Include
    • ANSI C/C++ Compiler/Assembler/Linker
    • Code Composer Studio™ IDE
    • DSP/BIOS™
  • Low-Power Modes and Power Savings
    • IDLE, STANDBY, HALT Modes Supported
    • Disable Individual Peripheral Clocks
  • Package Options
    • 179-Ball MicroStar BGA™ (GHH), (2812)
    • 176-Pin Low-Profile Quad Flatpack (LQFP) (PGF) (2812)

TMS320C24x, Code Composer Studio, DSP/BIOS, and MicroStar BGA are trademarks of Texas Instruments.
(1) Component qualification in accordance with JEDEC and industry standards to ensure reliable operation over an extended temperature range. This includes, but is not limited to, Highly Accelerated Stress Test (HAST) or biased 85/85, temperature cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified performance and environmental limits.
(2) IEEE Standard 1149.1-1990, IEEE Standard Test-Access Port

SM320F2812-EP に関する概要

The SM320F2810-EP, SM320F2811-EP, SM320F2812-EP, SM320C2810-EP, SM320C2811-EP, and SM320C2812-EP devices, members of the TMS320C28x™ DSP generation, are highly integrated, high-performance solutions for demanding control applications. The functional blocks and the memory maps are described in Section 3, Functional Overview.

Throughout this document, SM320F2810-EP, SM320F2811-EP, and SM320F2812-EP are abbreviated as F2810, F2811, and F2812, respectively. F281x denotes all three Flash devices. SM320C2810-EP, SM320C2811-EP, and SM320C2812-EP are abbreviated as C2810, C2811, and C2812, respectively. C281x denotes all three ROM devices. 2810 denotes both F2810 and C2810 devices; 2811 denotes both F2811 and C2811 devices; and 2812 denotes both F2812 and C2812 devices.

価格

数量 価格
+

キャリア オプション

パーツの数量に応じて、リール全体、カスタム リール、カット テープ、チューブ、トレイを含め、さまざまなキャリア オプションを選択できます。

カスタム リールとは、ご注文の数量に正確に一致するように 1 本のリールからカットした一定の長さのテープのことであり、ロット コードと日付コードのトレーサビリティを維持できます。業界標準に従い、真鍮製のスペーサーを使用し、カット済みテープの両側に 1 本の 18 インチ (45cm) フラット リーダー (先行) テープと、1 本の 18 インチ (45cm) フラット トレーラ (後続) テープを取り付けた状態であり、自動アセンブリ マシンに直接供給することができます。カスタム リールをご注文になった場合、リール処理料金がかかります。

カット テープとは、リールから切り離した一定の長さのテープのことです。ご注文の数量にするために、納品時に複数のカット テープまたは複数の箱に分割されることがあります。

在庫状況により、多くの場合、チューブトレイ梱包デバイスは、箱、またはチューブやトレイに梱包された形態で出荷されます。すべてのテープ、チューブ、またはサンプル ボックスは、TI 社内の静電気放電 (ESD) 保護と湿度感度レベル (MSL) 保護の要件に従って梱包してあります。

詳細はこちら

ロットと日付コードの選択が可能な場合があります。

カートにご希望の数量を追加し、チェックアウト プロセスを開始すると、既存の在庫からロットまたは日付コードを選択できる各種オプションが表示されます。

詳細はこちら