144-pin (ZAY) package image

TMS320C5532AZAYA05 アクティブ

低消費電力 C55x 固定小数点 DSP - 最大 100MHz

価格

数量 価格
+

追加のパッケージ数量 | キャリア オプション これらの製品は同じものですが、異なるキャリア タイプで出荷されます

TMS320C5532AZAYA10 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +
TMS320C5532AZAY05 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +
TMS320C5532AZAY10 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +

品質に関する情報

定格 Catalog
RoHS はい
REACH はい
リード端子の仕上げ / ボールの原材料 SNAGCU
MSL rating / リフローピーク温度 Level-3-260C-168 HR
品質、信頼性
、パッケージングの情報

記載されている情報:

  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
表示またはダウンロード
製造に関する追加情報

記載されている情報:

  • ファブ拠点
  • アセンブリ拠点
表示

輸出分類

*参考用

  • US ECCN (米国輸出規制分類番号):3A991A2

パッケージ情報

パッケージ | ピン数 NFBGA (ZAY) | 144
動作温度範囲 (℃) -40 to 85
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)

TMS320C5532 の特徴

  • CORE:
    • High-Performance, Low-Power, TMS320C55x Fixed-Point Digital Signal Processor
      • 20-, 10-ns Instruction Cycle Time
      • 50-, 100-MHz Clock Rate
      • One or Two Instructions Executed per Cycle
      • Dual Multiply-and-Accumulate Units (Up to 200 Million Multiply-Accumulates per Second [MMACS])
      • Two Arithmetic and Logic Units (ALUs)
      • Three Internal Data and Operand Read Buses and Two Internal Data and Operand Write Buses
      • Software-Compatible with C55x Devices
      • Industrial Temperature Devices Available
    • 320KB of Zero-Wait State On-Chip RAM, Composed of:
      • 64KB of Dual-Access RAM (DARAM), 8 Blocks of 4K x 16-Bit
      • 256KB of Single-Access RAM (SARAM), 32 Blocks of 4K x 16-Bit
    • 128KB of Zero Wait-State On-Chip ROM
      (4 Blocks of 16K x 16-Bit)
    • Tightly Coupled FFT Hardware Accelerator
  • PERIPHERAL:
    • Direct Memory Access (DMA) Controller
      • Four DMA with 4 Channels Each (16 Channels Total)
    • Three 32-Bit General-Purpose (GP) Timers
      • One Selectable as a Watchdog or GP
    • Two Embedded Multimedia Card (eMMC) or Secure Digital (SD) Interfaces
    • Universal Asynchronous Receiver/Transmitter (UART)
    • Serial Port Interface (SPI) with Four Chip Selects
    • Master and Slave Inter-Integrated Circuit (I2C Bus)
    • Four Inter-IC Sound (I2S Bus) for Data Transport
    • Device USB Port with Integrated 2.0 High-Speed PHY that Supports:
      • USB 2.0 Full- and High-Speed Device
    • LCD Bridge with Asynchronous Interface
    • 10-Bit 4-Input Successive Approximation (SAR) ADC
    • IEEE-1149.1 (JTAG)
      Boundary-Scan-Compatible
    • 32 General-Purpose I/O (GPIO) Pins
      (Multiplexed with Other Device Functions)
      • Configure Up to 20 GPIO Pins at the Same Time
  • POWER:
    • Four Core Isolated Power Supply Domains: Analog, RTC, CPU and Peripherals, and USB
    • Three I/O Isolated Power Supply Domains: RTC I/O, USB PHY, and DVDDIO
    • Three integrated LDOs (DSP_LDO, ANA_LDO, and USB_LDO) to power the isolated domains: DSP Core, Analog, and USB Core, respectively
    • 1.05-V Core (50 MHz), 1.8-, 2.5-, 2.75-, or 3.3-V I/Os
    • 1.3-V Core (100 MHz), 1.8-, 2.5-, 2.75-, or 3.3-V I/Os
  • CLOCK:
    • Real-Time Clock (RTC) with Crystal Input, Separate Clock Domain, and Separate Power Supply
    • Low-Power Software Programmable Phase-Locked Loop (PLL) Clock Generator
  • BOOTLOADER:
    • On-Chip ROM Bootloader (RBL) to Boot From SPI EEPROM, SPI Serial Flash or I2C EEPROM eMMC, SD, SDHC, UART, and USB
  • PACKAGE:
    • 144-Terminal Pb-Free Plastic BGA (Ball Grid Array) (ZHH Suffix)

All trademarks are the property of their respective owners.

TMS320C5532 に関する概要

These devices are members of TI's C5000 fixed-point Digital Signal Processor (DSP) product family and are designed for low-power applications.

The fixed-point DSP is based on the TMS320C55x DSP generation CPU processor core. The C55x DSP architecture achieves high performance and low power through increased parallelism and total focus on power savings. The CPU supports an internal bus structure that is composed of one program bus, one 32-bit data read bus and two 16-bit data read buses, two 16-bit data write buses, and additional buses dedicated to peripheral and DMA activity. These buses provide the ability to perform up to four 16-bit data reads and two 16-bit data writes in a single cycle. The device also includes four DMA controllers, each with 4 channels, providing data movement for 16-independent channel contexts without CPU intervention. Each DMA controller can perform one 32-bit data transfer per cycle, in parallel and independent of the CPU activity.

The C55x CPU provides two multiply-accumulate (MAC) units, each capable of 17-bit x 17-bit multiplication and a 32-bit add in a single cycle. A central 40-bit arithmetic and logic unit (ALU) is supported by an additional 16-bit ALU. Use of the ALUs is under instruction set control, providing the ability to optimize parallel activity and power consumption. These resources are managed in the Address Unit (AU) and Data Unit (DU) of the C55x CPU.

The C55x CPU supports a variable byte width instruction set for improved code density. The Instruction Unit (IU) performs 32-bit program fetches from internal or external memory and queues instructions for the Program Unit (PU). The PU decodes the instructions, directs tasks to the AU and DU resources, and manages the fully protected pipeline. Predictive branching capability avoids pipeline flushes on execution of conditional instructions.

The general-purpose input and output functions, along with the 10-bit SAR ADC on the TMS320C5535, provide sufficient pins for status, interrupts, and bit I/O for LCD displays, keyboards, and media interfaces. Serial media is supported through two secure digital (SD) peripherals, four Inter-IC Sound (I2S Bus) modules, one serial port interface (SPI) with up to four chip selects, one I2C multimaster and slave interface, and a universal asynchronous receiver/transmitter (UART) interface.

Additional peripherals include: a high-speed Universal Serial Bus (USB 2.0) device mode only (not available on TMS320C5532), a real-time clock (RTC), three general-purpose timers with one configurable as a watchdog timer, and an analog phase-locked loop (APLL) clock generator.

In addition, the TMS320C5535 includes a tightly coupled FFT Hardware Accelerator. The tightly coupled FFT Hardware Accelerator supports 8- to 1024-point (in power of 2) real and complex-valued FFTs.

Furthermore, the device includes the following three integrated LDOs to power different sections of the device.

ANA_LDO (all devices) provides 1.3 V to the DSP PLL (VDDA_PLL), SAR, and power-management circuits (VDDA_ANA).

DSP_LDO (TMS320C5535 and 'C5534) provides 1.3 V or 1.05 V to the DSP core (CVDD), selectable on-the-fly by software as long as operating frequency ranges are observed. For lowest power operation, the programmer can shut down the internal DSP_LDO, cutting power to the DSP core (CVDD) while an external supply provides power to the RTC (CVDDRTC and DVDDRTC). The RTC alarm interrupt or the WAKEUP pin can re-enable the internal DSP_LDO and re-apply power to the DSP core. When DSP_LDO comes out of reset, it is enabled to 1.3 V for the bootloader to operate. For the 50-MHz devices, DSP_LDO must be programmed to 1.05 V to match the core voltage, CVDD, for proper operation after reset.

USB_LDO (TMS320C5535, 'C5534, and 'C5533) provides 1.3 V to the USB core digital (USB_VDD1P3) and PHY circuits (USB_VDDA1P3).

These devices are supported by the industry’s award-winning eXpressDSP, Code Composer Studio Integrated Development Environment (IDE), DSP/BIOS, Texas Instruments’ algorithm standard, and the industry’s largest third-party network. Code Composer Studio IDE features code generation tools including a C Compiler and Linker, RTDX, XDS100, XDS510, XDS560 emulation device drivers, and evaluation modules. The devices are also supported by the C55x DSP library which features more than 50 foundational software kernels (FIR filters, IIR filters, FFTs, and various math functions) as well as chip support libraries.

価格

数量 価格
+

追加のパッケージ数量 | キャリア オプション これらの製品は同じものですが、異なるキャリア タイプで出荷されます

TMS320C5532AZAYA10 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +
TMS320C5532AZAY05 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +
TMS320C5532AZAY10 アクティブ
パッケージ数量 | キャリア 160 | JEDEC TRAY (5+1)
在庫
数量 | 価格 1ku | +

キャリア オプション

パーツの数量に応じて、リール全体、カスタム リール、カット テープ、チューブ、トレイを含め、さまざまなキャリア オプションを選択できます。

カスタム リールとは、ご注文の数量に正確に一致するように 1 本のリールからカットした一定の長さのテープのことであり、ロット コードと日付コードのトレーサビリティを維持できます。業界標準に従い、真鍮製のスペーサーを使用し、カット済みテープの両側に 1 本の 18 インチ (45cm) フラット リーダー (先行) テープと、1 本の 18 インチ (45cm) フラット トレーラ (後続) テープを取り付けた状態であり、自動アセンブリ マシンに直接供給することができます。カスタム リールをご注文になった場合、リール処理料金がかかります。

カット テープとは、リールから切り離した一定の長さのテープのことです。ご注文の数量にするために、納品時に複数のカット テープまたは複数の箱に分割されることがあります。

在庫状況により、多くの場合、チューブトレイ梱包デバイスは、箱、またはチューブやトレイに梱包された形態で出荷されます。すべてのテープ、チューブ、またはサンプル ボックスは、TI 社内の静電気放電 (ESD) 保護と湿度感度レベル (MSL) 保護の要件に従って梱包してあります。

詳細はこちら

ロットと日付コードの選択が可能な場合があります。

カートにご希望の数量を追加し、チェックアウト プロセスを開始すると、既存の在庫からロットまたは日付コードを選択できる各種オプションが表示されます。

詳細はこちら