48-pin (RGZ) package image

CDCL6010RGZT 활성

1.8V 11출력 클록 멀티플라이어, 분배기, 지터 클리너 및 버퍼

활성 custom-reels 맞춤형 맞춤형 수량의 릴을 구매할 수 있음

가격

수량 가격
+

추가 패키지 수량 | 캐리어 옵션 이 제품들은 정확히 동일하지만 다른 캐리어 유형으로 제공됩니다.

CDCL6010RGZR 활성 custom-reels 맞춤형 맞춤형 수량의 릴을 구매할 수 있음
패키지 수량 | 캐리어 2,500 | LARGE T&R
재고
수량 | 가격 1ku | +

품질 정보

등급 Catalog
RoHS
REACH
납 마감/볼 재질 NIPDAU
MSL 등급/피크 리플로우 Level-3-260C-168 HR
품질, 신뢰성
및 패키징 정보

포함된 정보:

  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
보기 또는 다운로드
추가 제조 정보

포함된 정보:

  • 팹 위치
  • 조립 위치
보기

수출 분류

*참조 목적

  • US ECCN: EAR99

패키징 정보

패키지 | 핀 VQFN (RGZ) | 48
작동 온도 범위(°C) -40 to 85
패키지 수량 | 캐리어 250 | SMALL T&R

CDCL6010의 주요 특징

  • Single 1.8V Supply
  • High-Performance Clock Multiplier, Distributor, Jitter Cleaner, and Buffer
    With 11 Outputs
  • Low Output Jitter: 400fs RMS
  • Output Group Phase Adjustment
  • Low-Voltage Differential Signaling (LVDS) Input, 100Ω Differential On-Chip
    Termination, 30MHz to 319MHz Frequency Range
  • Differential Current Mode Logic (CML) Outputs, 50Ω Single-Ended On-Chip
    Termination, 15MHz to 1.25GHz Frequency Range
  • One Dedicated Differential CML Output, Straight PLL and Frequency Divider Bypass
  • Two Groups of Five Outputs Each with Independent Frequency Division Ratios;
    Optional PLL Bypass
  • Fully Integrated Voltage Controlled Oscillator (VCO); Supports Wide Output
    Frequency Range
  • Output Frequency Derived From VCO Frequency with Divide Ratios of 1, 2, 4,
    5, 8, 10, 16, 20, 32, 40, and 80
  • Meets OBSAI RP1 v1.0 Standard and CPRI v2.0 Requirements
  • Meets ANSI TIA/EIA-644-A-2001 LVDS Standard Requirements
  • Integrated LC Oscillator Allows External Bandwidth Adjustment
  • PLL Lock Indication
  • Power Consumption: 640mW Typical
  • Output Enable Control for Each Output
  • SDA/SCL Device Management Interface
  • 48-pin QFN (RGZ) Package
  • Industrial Temperature Range: –40°C to +85°C
  • APPLICATIONS
    • Low Jitter Clocking for High-Speed SERDES
    • Jitter Cleaning of SERDES Reference Clocks for 1G/10G Ethernet,
      1X/2X/4X/10X Fibre Channel, PCI Express, Serial ATA, SONET, CPRI,
      OBSAI, etc.
    • Up to 1-to-11 Clock Buffering and Fan-out

All other trademarks are the property of their respective owners.

CDCL6010에 대한 설명

The CDCL6010 is a high-performance, low phase noise clock multiplier, distributor, jitter cleaner, and low skew buffer. It effectively cleans a noisy system clock with a fully-integrated low noise Voltage Controlled Oscillator (VCO) that operates in the 1.2GHz–1.275GHz range. (Note that the LC oscillator oscillates in the 2.4GHz–2.55GHz range. The frequency is predivided by 2 before the post-dividers P0 and P1.)

The output frequency (FOUT) is synchronized to the frequency of the input clock (FIN). The programmable pre-dividers, M and N, and the post-dividers, P0 and P1, give a high flexibility to the ratio of the output frequency to the input frequency:

FOUT = FIN × N/(M × P)

Where:

P (P0, P1) = 1, 2, 4, 5, 8, 10, 16, 20, 32, 40, 80

M = 1, 2, 4, 8

N = 32, 40

provided that:

30MHz < (FIN /M) < 40MHz

1200MHz < (FOUT × P) < 1275MHz

The PLL loop bandwidth is user-selectable by external filter components or by using the internal loop filter. The PLL loop bandwidth and damping factor can be adjusted to meet different system requirements.

The CDCL6010 supports one differential LVDS clock input and a total of 11 differential CML outputs. One output is a straight bypass with no support for jitter cleaning or clock multiplication. The remaining 10 outputs are available in two groups of five outputs each with independent frequency division ratios. Those 10 outputs can be optionally setup to bypass the PLL when no jitter cleaning is needed. The CML outputs are compatible with LVDS receivers if ac-coupled.

With careful observation of the input voltage swing and common-mode voltage limits, the CDCL6010 can support a single-ended clock input as outlined in the Pin Description Table

The CDCL6010 can operate as a multi-output clock buffer in a PLL bypass mode.

All device settings are programmable through the SDA/SCL, serial two-wire interface.

The serial interface is 1.8V tolerant only.

The phase of one output group relative to the other can be adjusted through the SDA/SCL interface. For post-divide ratios (P0, P1) that are multiples of 5, the total number of phase adjustment steps (n) equals the divide-ratio divided by 5. For post-divide ratios (P0, P1) that are not multiples of 5, the total number of steps (n) is the same as the post-divide ratio. The phase adjustment step () in time units is given as:

= 1/(n × FOUT)

where FOUT is the respective output frequency.

The device operates in a 1.8V supply environment and is characterized for operation from –40°C to +85°C.

The CDCL6010 is available in a 48-pin QFN (RGZ) package.

가격

수량 가격
+

추가 패키지 수량 | 캐리어 옵션 이 제품들은 정확히 동일하지만 다른 캐리어 유형으로 제공됩니다.

CDCL6010RGZR 활성 custom-reels 맞춤형 맞춤형 수량의 릴을 구매할 수 있음
패키지 수량 | 캐리어 2,500 | LARGE T&R
재고
수량 | 가격 1ku | +

캐리어 옵션

전체 릴, 맞춤형 수량의 릴, 절단 테이프, 튜브, 트레이 등 부품 수량에 따라 다양한 캐리어 옵션을 선택할 수 있습니다.

맞춤형 릴은 한 릴에서 절단 테이프의 연속 길이로, 로트 및 날짜 코드 추적 기능을 유지하여 요청한 정확한 양을 유지합니다. 업계 표준에 따라, 황동 심으로 절단 테이프 양쪽에 18인치 리더와 트레일러를 연결하여 자동화 조립 기계에 직접 공급합니다. TI는 맞춤형 수량의 릴 주문 시 릴 요금을 부과합니다.

절단 테이프란 릴에서 잘라낸 테이프 길이입니다. TI는 요청 수량을 맞추기 위해 여러 가닥의 절단 테이프 또는 박스를 사용하여 주문을 이행할 수 있습니다.

TI는 종종 재고 가용성에 따라 튜브 또는 트레이 디바이스를 박스나 튜브 또는 트레이로 배송합니다. TI는 내부 정전 방전 및 습도 민감성 수준 보호 요구 사항에 따라 모든 테이프, 튜브 또는 샘플 박스를 포장합니다.

자세히 보기

로트 및 날짜 코드를 선택할 수 있습니다.

장바구니에 수량을 추가하고 결제 프로세스를 시작하여 기존 재고에서 로트 또는 날짜 코드를 선택할 수 있는 옵션을 확인합니다.

자세히 보기