카테고리별로 찾아보기
설계 및 개발 자료
Clock tree architect programming software
Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.
Texas Instruments Clocks and Synthesizers (TICS) Pro Software
Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.
Texas Instruments PLLatinum Simulator Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
TI의 클록 및 타이밍 포트폴리오를 선택하는 이유는 무엇입니까?
혁신적인 기술
TI의 업계 최고 성능의 클로킹 제품은 통합 BAW 공진기 기술, 고급 CMOS 및 SiGe 프로세스를 활용하며, 모두 TI 공장에서 제조됩니다.
안정성을 위해 설계
BAW 기술은 기계적 충격 및 진동과 같은 혹독한 환경 조건에 대한 높은 복원력을 제공하며 쿼츠 기반 솔루션에 비해 100배 더 나은 MTBF를 달성할 수 있습니다.
광범위한 포트폴리오
TI의 클로킹 포트폴리오는 60년 이상의 우주 항공 전문 지식을 활용하여 엔터프라이즈, 통신, 광범위한 산업용, 테스트 및 측정, 방위 및 우주 항공을 위한 다중 소스 및 고성능 솔루션을 제공합니다.
전용 설계 툴 및 리소스
TI의 클록 트리 아키텍트, PLLatinum 시뮬레이터 및 TiCS Pro 툴을 사용하여 설계 프로세스를 간소화하고 성능을 시뮬레이션하고 클로킹 제품을 프로그래밍하십시오.
클로킹 애플리케이션 표준 동향
무선 및 이더넷 기반 네트워킹 애플리케이션을 위한 BAW VCO를 지원하는 네트워크 싱크로나이저
- 유선 및 무선 네트워킹을 대상으로 합니다. 이더넷 기반 네트워킹을 위한 56G/112G/224G PAM-4 시리얼라이저/디시리얼라이저, 4G/5G 매크로, AAS, RRU, BBU 코어 모듈 및 증폭기, 스몰 셀 무선 통신.
- 업계 최고의 타이밍 정확도 및 규정 준수: 완전한 타이밍 지원, 1PPS 신호 편차는 +/-5ns 미만입니다. PDV가 230µs 를 초과하는 경우 +/-1µs 미만의 부분 타이밍 지원. PTP 통신 프로파일 G8275.1 및 G.8275.2를 준수합니다.
ITU-T G.8262 Compliance Test Results for the LMK5C33216
TI BAW technology enables ultra-low jitter clocks for high-speed networks
PTP을 위한 주요 제품
데이터 컨버터와 FPGA 간의 동기화된 상호 작용을 지원하는 클로킹 솔루션
- 위상 동기 클록 생성: 당사 장치에는 시스템 참조(SYSREF) 생성, 위상 동기화, 출력 클록 위상 조정, 입력 대 출력 제로 지연 모드 및 SYSREF 비지원 등의 기능이 포함되어 있어 기가헤르츠 클록과 SYSREF 간에 정확한 타이밍을 지원합니다.
- 초저잡음: 멀티코어 VCO, 외부 VCO 지원 및 외부 위상 검파기 지원을 갖춘 PLL은 가장 엄격한 위상 잡음 요구 사항을 충족하는 데 도움이 됩니다.
How to Phase Synchronize Multiple LMX2820 Devices
LMX1204 Multiplier Clock Distribution Drives Large Phased-Array Systems
레이더 및 EW 애플리케이션을 위한 멀티 채널 RF 트랜시버, 저잡음 클로킹 레퍼런스 설계
PCI Express(PCIe) 클록 및 타이밍: Gen 1, Gen 2, Gen 3, Gen 4, Gen 5 및 Gen 6
PCIe 애플리케이션은 원래 PC 시장을 뛰어넘어 데이터 센터, 자동차 및 통신 네트워크 애플리케이션을 포함하게 되었습니다. TI에는 클록 제너레이터, 팬아웃 버퍼, 오실레이터, 클록 멀티플렉서를 비롯한 완전한 PCIe 제품 포트폴리오가 있습니다. TI의 장치는 SSC, SRNS 및 SRIS 포함/미포함 공통 클록을 포함하여 모든 PCIe 클로킹 아키텍처를 지원합니다.
- 시스템 이점: 업계 최고의 초저 지터(최대 28fs RMS 가산), LP-HCSL, 낮은 전파 지연, 높은 PSNR, 유연한 파워 업 시퀀스, 1.8V ~ 3.3V의 전원 공급 장치를 포함한 유연한 출력 형식.
- 사용 편의성: TI의 PCIe 포트폴리오는 작은 패키지 크기로 제공되는 핀 대 핀 호환 오실레이터, 버퍼 및 무배터리 클록 생성기를 제공합니다.