TIDA-00432

Synchronisierung von JESD204B Gigasample-A/D-Wandlern mit Xilinx-Plattform für Phased-Array-Radarsys

TIDA-00432

Designdateien

Überblick

This system level design shows how two ADC12J4000 evaluation modules (EVMs) can be synchronized together using a Xilinx VC707 platform. The design document describes the required hardware modifications and device configurations, including the clocking scheme. Example configuration files are shown for each EVM. The FPGA firmware is described and the relevant Xilinx IP block configuration parameters are shown. Data taken on the actual hardware is shown and analyzed, showing synchronization within 50 ps without characterized cables or calibrated propagation delays.

Merkmale
  • Demonstrates a typical phased array radar sub-system by showing synchronization of JESD204B giga-sample ADCs
  • The LMK04828 clocking solution used is described in detail
  • Test results show synchronization within 50 ps without any characterization of cables or calibration of propagation delays
  • Xilinx firmware development is discussed to offer a clear understanding of the requirements
  • This sub-system is tested and includes example configuration files
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDU752.PDF (2322 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRDI5.PDF (141 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDC978.ZIP (712 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRDI4.PDF (555 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Linear- und Low-Dropout-Regler (LDO)

LP38513-ADJEinstellbarer 3-A-Spannungsregler mit extrem geringer Dropout-Spannung, geringem Rauschen und Aktivi

Datenblatt: PDF
Highspeed-ADCs (≥ 10 MSPS)

ADC12J2700Analog-zu-Digital-Wandler (ADC), 12-Bit, 2.7 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TPS74901Einstellbarer Spannungsregler mit extrem niedrigem Dropout, 3 A, niedrige VIN (0,8 V), mit Power Goo

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12J1600Analog-zu-Digital-Wandler (ADC), 12-Bit, 1.6 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML
Takt-Jitter-Cleaner

LMK04828Ultra rauscharmer, JESD204B-konformer Takt-Jitter-Cleaner mit integriertem 2.370 bis 2.630-MHz-VCO0.

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12J4000Analog-zu-Digital-Wandler (ADC), 12-Bit, 4.0 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

TLV702Low-Dropout-Spannungsregler, hohes PSRR, 300 mA, niedriger Ruhestrom mit Aktivierung

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

LM26400YZweifacher Abwärtsregler, 2 A, 500 KHz, großer Eingangsbereich

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Wandler (integrierter FET)

TPS54327Synchroner Abwärtswandler, 4,5 bis 18 V Eingangsspannung, 3 A

Datenblatt: PDF | HTML
Linear- und Low-Dropout-Regler (LDO)

LP3878-ADJEinstellbarer Low-Dropout-Spannungsregler, 800 mA, 16 V, mit Aktivierung

Datenblatt: PDF | HTML

Entwicklung starten

Software

IDE, Konfiguration, Compiler oder Debugger

TIDC979 — TIDA-00432 Configuration Files

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Hardware-Entwicklung
Referenzdesign
TIDA-00432 Synchronisierung von JESD204B Gigasample-A/D-Wandlern mit Xilinx-Plattform für Phased-Array-Radarsys
Download-Optionen

TIDC979 TIDA-00432 Configuration Files

close
Aktuelle Version
Version: 01.00.00.00
Veröffentlichungsdatum: 16.03.2015
Hardware-Entwicklung
Referenzdesign
TIDA-00432 Synchronisierung von JESD204B Gigasample-A/D-Wandlern mit Xilinx-Plattform für Phased-Array-Radarsys

Versionsinformationen

The design resource accessed as www.ti.com/lit/zip/tidc979 or www.ti.com/lit/xx/tidc979/tidc979.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDC979. Please update any bookmarks accordingly.

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden Synchronization of JESD204B Giga-Sample ADCs 20.01.2015

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.