TIDA-00432
Synchronisierung von JESD204B Gigasample-A/D-Wandlern mit Xilinx-Plattform für Phased-Array-Radarsys
TIDA-00432
Überblick
This system level design shows how two ADC12J4000 evaluation modules (EVMs) can be synchronized together using a Xilinx VC707 platform. The design document describes the required hardware modifications and device configurations, including the clocking scheme. Example configuration files are shown for each EVM. The FPGA firmware is described and the relevant Xilinx IP block configuration parameters are shown. Data taken on the actual hardware is shown and analyzed, showing synchronization within 50 ps without characterized cables or calibrated propagation delays.
Merkmale
- Demonstrates a typical phased array radar sub-system by showing synchronization of JESD204B giga-sample ADCs
- The LMK04828 clocking solution used is described in detail
- Test results show synchronization within 50 ps without any characterization of cables or calibration of propagation delays
- Xilinx firmware development is discussed to offer a clear understanding of the requirements
- This sub-system is tested and includes example configuration files
Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.
Designdateien und Produkte
Designdateien
Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.
Überblick über Referenzdesigns und verifizierte Leistungstestdaten
Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern
Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine
Detailliertes Schaltplandiagramm für Design-Layout und Komponenten
Produkte
Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.
LP38513-ADJ — Einstellbarer 3-A-Spannungsregler mit extrem geringer Dropout-Spannung, geringem Rauschen und Aktivi
ADC12J2700 — Analog-zu-Digital-Wandler (ADC), 12-Bit, 2.7 GSPS, mit HF-Abtastung
ADC12J1600 — Analog-zu-Digital-Wandler (ADC), 12-Bit, 1.6 GSPS, mit HF-Abtastung
ADC12J4000 — Analog-zu-Digital-Wandler (ADC), 12-Bit, 4.0 GSPS, mit HF-Abtastung
LP3878-ADJ — Einstellbarer Low-Dropout-Spannungsregler, 800 mA, 16 V, mit Aktivierung
Entwicklung starten
Technische Dokumentation
| Typ | Titel | Neueste englische Version herunterladen | Datum | ||
|---|---|---|---|---|---|
| * | Designleitfaden | Synchronization of JESD204B Giga-Sample ADCs | 20.01.2015 |
Support und Schulungen
TI E2E™-Foren mit technischem Support von TI-Ingenieuren
Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.
Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.