TIDA-00353

Diseño de referencia de optimización de un enlace de serie JESD204B

TIDA-00353

Archivos de diseño

Información general

Employing equalization techniques is an effective way of compensating for channel loss in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a dual 16-bit, 370 MSPS analog-to-digital converter (ADC) that utilizes de-emphasis equalization to prepare the 7.4 Gbps serial data for transmission. Configuration allows a user to optimize the de-emphasis setting (DEM) and output voltage swing setting (VOD) of the output driver to inversely match the characteristics of the channel. Experiments demonstrate the reception of a clean data eye over 20” of FR-4 material at the full data rate.

Funciones
  • Achieve a high performance JESD204B serial link using low cost PCB materials
  • Understand the limitations of lossy channels and equalization techniques to overcome the limitations
  • Use a formula-based approach to optimizing the equalization features of the ADC16DX370
  • This reference design is tested and includes an EVM, configuration software and User's Guide
Descargar Ver vídeo con transcripción Video

Archivos de diseño y productos

Archivos de diseño

Descargue archivos de sistema listos para usar para acelerar su proceso de diseño.

TIDU551.PDF (1256 KB)

Descripción general del diseño de referencia y datos de las pruebas de rendimiento verificadas

TIDRBP3.ZIP (2524 KB)

Descripción detallada del diseño para la instalación de componentes

TIDRBP4.ZIP (2545 KB)

Descripción detallada del diseño para la instalación de componentes

TIDRBP2.PDF (83 KB)

Lista completa de componentes de diseño, designadores de referencia y números de fabricantes/piezas

TIDRBP7.ZIP (1431 KB)

Archivos para modelos 3D o dibujos 2D de componentes de IC

TIDRBP8.ZIP (183 KB)

Archivos para modelos 3D o dibujos 2D de componentes de IC

TIDC748.ZIP (706 KB)

Fichero de diseño que contiene información sobre la capa física de la PCB de diseño

TIDRBP5.PDF (1014 KB)

Archivo de trazado de capas de PCB para generar el trazado del diseño de PCB

TIDRBP6.ZIP (1259 KB)

Archivo de trazado de capas de PCB para generar el trazado del diseño de PCB

TIDRBP1.PDF (310 KB)

Diagrama esquemático detallado del diseño y los componentes

Productos

Incluye productos de TI en el diseño y posibles alternativas.

Limpiadores de fluctuación de reloj

LMK04828Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 2

Hoja de datos: PDF | HTML
ADC de alta velocidad (≥ 10 MSPS)

ADC16DX370Convertidor analógico a digital (ADC) de dos canales, 16 bits y 370 MSPS

Hoja de datos: PDF | HTML
Reguladores lineales y de baja salida (LDO)

LP3878-ADJRegulador de voltaje ajustable de baja caída de 800 mA, 16 V, con habilitación

Hoja de datos: PDF | HTML
Amplificadores de ganancia variable (VGA) de RF

LMH6521DVGA doble de alto rendimiento

Hoja de datos: PDF | HTML
Conversión de tensión

SN74AVC4T774Transceptor de bus de doble alimentación de 4 bits con cambio de nivel de tensión configurable y sal

Hoja de datos: PDF | HTML

Inicio de desarrollo

Hardware

Placa de evaluación

ADC16DX370EVM — ADC16DX370 Evaluation Module

The ADC16DX370EVM is an evaluation module used for evaluation of the ADC16DX370.  The ADC16DX370 is a low power, 16-bit, 370-MSPS analog to digital converter (ADC) with a buffered analog input, and outputs featuring a JESD204B interface operating at up to 7.4Gb/s. The EVM has (...)

Guía del usuario de EVM: PDF
Productos y hardware compatibles

Productos y hardware compatibles

Desarrollo de hardware
Diseño de referencia
TIDA-00353 Diseño de referencia de optimización de un enlace de serie JESD204B
En inventario
Límite:
Agotado en TI.com
No disponible en TI.com

ADC16DX370EVM ADC16DX370 Evaluation Module

close
Última versión
Versión: null
Fecha de publicación:
Desarrollo de hardware
Diseño de referencia
TIDA-00353 Diseño de referencia de optimización de un enlace de serie JESD204B

Software

GUI para el módulo de evaluación (EVM)

SLAC657 — ADC16DX370EVM Configuration GUI Installer

Productos y hardware compatibles

Productos y hardware compatibles

Desarrollo de hardware
Diseño de referencia
TIDA-00353 Diseño de referencia de optimización de un enlace de serie JESD204B
Placa de evaluación
ADC16DX370EVM Módulo de evaluación de ADC16DX370
Opciones de descarga

SLAC657 ADC16DX370EVM Configuration GUI Installer

close
Última versión
Versión: 01.00.00.0A
Fecha de publicación: 16/09/2014
lock = Requiere aprobación de exportación (1 minuto)
Desarrollo de hardware
Diseño de referencia
TIDA-00353 Diseño de referencia de optimización de un enlace de serie JESD204B
Placa de evaluación
ADC16DX370EVM Módulo de evaluación de ADC16DX370

Información de la versión

The design resource accessed as www.ti.com/lit/zip/slac657 or www.ti.com/lit/xx/slac657a/slac657a.zip has been migrated to a new user experience at www.ti.com/tool/download/SLAC657. Please update any bookmarks accordingly.

Documentación técnica

star
= Principal documentación seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 1
Tipo Título Descargar la versión más reciente en inglés Fecha
* Guía de diseño Equalization Optimization of the ADC16DX370 JESD204B Serial Link Design Guide 23/10/2014

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.