TIDA-00207

EN55011 準拠、産業用温度、10/100Mbps イーサネット PHY ブリック、リファレンス・デザイン

TIDA-00207

設計ファイル

概要

このイーサネット PHY ブリック・リファレンス・デザインでは、EN5501 Class A EMI 要件に完全に準拠した TI の産業用イーサネット PHY トランシーバ・デバイスを使用し、システムを迅速に設計して市場に投入できます。32 ビット Cortex M4 プロセッサ・ベースのコントローラ・ボードとインターフェイスするために 50 ピン・インターフェイスが提供されています。小型フォーム・ファクタ(2 インチ x 3 インチ)に合わせて設計されており、既存の製品に簡単に組み込めます。 

このリファレンス・デザインは、DP83848K イーサネット PHY トランシーバ・デバイスの先進性能を実演し、10/100 Base-T をサポート、IEEE 802.3 標準に準拠します。リファレンス・デザイン全体は単一の電源(オンボード・レギュレータ付き 5V、または 3.3V)で動作します。イーサネット PHY トランシーバに必要な他のすべての電圧は、内部で生成されます。

特長
  • EN55011 Class A 電磁波要件に準拠
  • 264mW の低消費電力
  • MII インターフェイス用に構成された DP83848K イーサネット PHY
  • リンクと動作用のプログラマブル LED のサポート
  • 外部絶縁型トランス、PHY 側同相モード・チョークにより EMI および EMC 性能を改善
  • RD± および TD± 4kV の HBM ESD 保護
産業用
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU515A.PDF (6912 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRAP1.PDF (789 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRAP2.PDF (61 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRAP3.PDF (333 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRAP7.ZIP (287 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRAP4.ZIP (7252 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDC646.ZIP (563 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRAP6.PDF (2184 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

ESD 保護ダイオード

TPD4E1U06クワッド、0.8pF、5.5V、±15kV ESD 保護ダイオード、SOT-23 および SC70 の各パッケージに封止

データシート: PDF | HTML
イーサネット PHY

DP83848H拡張温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ

データシート: PDF | HTML
イーサネット PHY

DP83848J商用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ

データシート: PDF | HTML
イーサネット PHY

DP83848K産業用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ

データシート: PDF | HTML
イーサネット PHY

DP83848M商用温度範囲、25MHz クロック出力、10/100Mbps イーサネット PHY トランシーバ

データシート: PDF | HTML
イーサネット PHY

DP83848Q-Q1車載グレード 2、10/100Mbps、イーサネット PHY トランシーバ

データシート: PDF | HTML
イーサネット PHY

DP83848T産業用温度範囲、25MHz クロック出力、10/100Mbps イーサネット PHY トランシーバ

データシート: PDF | HTML
クロック・ジェネレータ

CDCE9132.5V または 3.3V LVCMOS 出力、プログラマブル、1 個の PLL VCXO クロック・シンセサイザ

データシート: PDF | HTML
クロック・バッファ

CDCLVC1102低ジッタ、1:2 LVCMOS ファンアウト・クロック・バッファ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS71550mA、24V、超低静止電流 (IQ)、低ドロップアウト (LDO) 電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS754パワー・グッドとイネーブル搭載、2A、超低ドロップアウト電圧レギュレータ

データシート: PDF

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 タイトル 英語版のダウンロード 日付
* 設計ガイド EN55011-Compliant, Industrial Temperature 10/100-Mpbs Ethernet PHY Brick (Rev. A) 2015年 1月 23日
技術記事 How Ethernet technology is shifting modern markets 40 years after its inception PDF | HTML 2015年 7月 27日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ