製品詳細

Function Single-ended Additive RMS jitter (typ) (fs) 70 Output frequency (max) (MHz) 250 Number of outputs 2 Output supply voltage (V) 2.5, 3.3 Core supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Features 1:2 fanout, Output enable control Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
Function Single-ended Additive RMS jitter (typ) (fs) 70 Output frequency (max) (MHz) 250 Number of outputs 2 Output supply voltage (V) 2.5, 3.3 Core supply voltage (V) 2.5, 3.3 Output skew (ps) 50 Features 1:2 fanout, Output enable control Operating temperature range (°C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS
TSSOP (PW) 8 19.2 mm² 3 x 6.4
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)
  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似製品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
LMK1C1102 アクティブ 2 チャネル出力、LVCMOS 1.8V バッファ LMK1C1102 is parametrically superior to the CDCLVC1102, more cost-effective than the CDCLVC1102, and has added features, such as synchronous output enable.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDCLVC11xx 3.3-V and 2.5-V LVCMOS High-Performance Clock Buffer Family データシート (Rev. B) PDF | HTML 2017年 2月 24日
その他の技術資料 クロック&タイミング・ソリューション (Rev. A 翻訳版) 2013年 12月 11日
アプリケーション・ノート How to Apply 1.8-V Signals to 3.3-V CDCLVC11xx Fanout Clock Buffer 2010年 11月 30日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

評価ボード

CDCLVC1104EVM — CDCLVC1104 評価モジュール

The CDCLVC1104 is a high-performance, low-additive phase noise LVCMOS clock buffer. It has one LVCMOS input and four LVCMOS outputs. It also has an enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVC1104. However, this EVM can also be used (...)
ユーザー・ガイド: PDF
評価ボード

DLPDLCR4710EVM-G2 — フル HD DLP4710 チップセットの評価モジュール

DLP® LightCrafter Display 4710 EVM-G2 は、フル HD の DLP4710 チップセット向けの使いやすいプラグ・アンド・プレイ形式の評価プラットフォームです。DLP4710 チップセットは、モバイル・プロジェクタ(バッテリ電源と AC 電源)、インタラクティブ・ディスプレイ、ヘッド・マウント・ディスプレイ(HMD)などのウェアラブル製品など、多様なディスプレイ・アプリケーションで使用されます。DLP4710 チップセットは、DLP4710(0.47 インチ 1080p)フル HD DMD、DLPC3439 ディスプレイ・コントローラ、DLPA3005 (...)

ユーザー・ガイド: PDF
シミュレーション・モデル

CDCLVC1102/03/04/06/08/10/12 IBIS Model (Rev. B)

SLLM088B.ZIP (263 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア

Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-00207 — EN55011 準拠、産業用温度、10/100Mbps イーサネット PHY ブリック、リファレンス・デザイン

このイーサネット PHY ブリック・リファレンス・デザインでは、EN5501 Class A EMI 要件に完全に準拠した TI の産業用イーサネット PHY トランシーバ・デバイスを使用し、システムを迅速に設計して市場に投入できます。32 ビット Cortex M4 プロセッサ・ベースのコントローラ・ボードとインターフェイスするために 50 ピン・インターフェイスが提供されています。小型フォーム・ファクタ(2 インチ x 3 インチ)に合わせて設計されており、既存の製品に簡単に組み込めます。 

このリファレンス・デザインは、DP83848K イーサネット PHY (...)

設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00928 — ファイバー / ツイストペア・インターフェイス搭載、EMI/EMC 準拠 10/100Mbps イーサネット・ブリックのリファレンス・デザイン

このイーサネット・ブリックのリファレンス・デザインは銅線またはファイバのインターフェイスに対応するための複数のボードを不要にし、簡素化したソリューションを実現します。コスト最適化されたスケーラブルなソリューション向けに、小型フォーム・ファクタを採用し、低消費電力の 10/100Mbps イーサネット・トランシーバを使用して基板サイズを低減するとともに、高温対応の産業用アプリケーションで消費電力を低減します。DP83822 は、標準的なツイストペア・ケーブル経由、または外部光ファイバ(SC、ST、SFP (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00810 — デルタ・シグマ・チップ診断機能を使用して保護リレーの AC 電圧と電流を測定するリファレンス・デザイン

The TIDA-00810 reference design accurately measures analog inputs performance and includes chip diagnostics to help identify power  systems failures early by using a highly accuracy AC voltage and current measurement analog front end (AFE) and a four-channel, 24-bit simultaneously-sampling (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00835 — 24 ビット・デルタ・シグマ ADC を使用して ±0.5% の高精度電流測定と絶縁型電圧測定を行うリファレンス・デザイン

TIDA-00835 リファレンス・デザインにより、ダイナミック・レンジが広い 4 チャネル同時サンプリング差動入力 24 ビット・デルタ・シグマ ADC を使用して、バイポーラ入力構成で電圧と電流を高精度測定することができます。ADC は ±2.5V のバイポーラ入力測定向けに構成済みです。  これらの入力は固定ゲイン・アンプを使用して ±2.5V の ADC 測定範囲向けにスケーリングされています。この AFE は共通の外部クロックを使用して 2 個の ADC をチェーン接続し、入力チャネル数を 8 (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01226 — DLP Pico 技術使用 小型フル HD 1080p(最大 16A)プロジェクション・ディスプレイのリファレンス・デザイン

This reference design, featuring the DLP Pico™ 0.47-inch TRP Full-HD 1080p display chipset and implemented in the DLP LightCrafter Display 4710 G2 evaluation module (EVM), enables use of full HD resolution for projection display applications such as accessory projectors, screenless displays, (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
TSSOP (PW) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ