DP83848M

アクティブ

商用温度範囲、25MHz クロック出力、10/100Mbps イーサネット PHY トランシーバ

製品詳細

Datarate (Mbps) 10/100 Interface type MII, RMII Number of ports Single Rating Catalog Features IEEE 802.3 autonegotiation, Parallel detection Supply voltage (V) 3.3 IO supply (Typ) (V) 3.3 Operating temperature range (C) 0 to 70 Cable length (m) 137
Datarate (Mbps) 10/100 Interface type MII, RMII Number of ports Single Rating Catalog Features IEEE 802.3 autonegotiation, Parallel detection Supply voltage (V) 3.3 IO supply (Typ) (V) 3.3 Operating temperature range (C) 0 to 70 Cable length (m) 137
WQFN (RTA) 40 36 mm² 6 x 6
  • Low-Power 3.3-V, 0.18-µm CMOS Technology
  • Auto-MDIX for 10/100 Mb/s
  • Energy Detection Mode
  • 3.3-V MAC Interface
  • RMII Rev. 1.2 Interface (configurable)
  • MII Interface
  • MII Serial Management Interface (MDC and MDIO)
  • IEEE 802.3 Auto-Negotiation and Parallel Detection
  • IEEE 802.3 ENDEC, 10BASE-T Transceivers and Filters
  • IEEE 802.3 PCS, 100BASE-TX Transceivers and Filters
  • Integrated ANSI X3.263 Compliant TP-PMD Physical Sub-Layer with Adaptive Equalization and Baseline Wander Compensation
  • Error-Free Operation Beyond 137 Meters
  • ESD Protection – Greater than 4 kV Human Body Model
  • Configurable LED for Link and Activity (DP83848J/K)
  • 25-MHz Clock Output (DP83848H/M/T)
  • Single Register Access for Complete PHY Status
  • 10/100 Mb/s Packet BIST (Built-in Self Test)
  • Low-Power 3.3-V, 0.18-µm CMOS Technology
  • Auto-MDIX for 10/100 Mb/s
  • Energy Detection Mode
  • 3.3-V MAC Interface
  • RMII Rev. 1.2 Interface (configurable)
  • MII Interface
  • MII Serial Management Interface (MDC and MDIO)
  • IEEE 802.3 Auto-Negotiation and Parallel Detection
  • IEEE 802.3 ENDEC, 10BASE-T Transceivers and Filters
  • IEEE 802.3 PCS, 100BASE-TX Transceivers and Filters
  • Integrated ANSI X3.263 Compliant TP-PMD Physical Sub-Layer with Adaptive Equalization and Baseline Wander Compensation
  • Error-Free Operation Beyond 137 Meters
  • ESD Protection – Greater than 4 kV Human Body Model
  • Configurable LED for Link and Activity (DP83848J/K)
  • 25-MHz Clock Output (DP83848H/M/T)
  • Single Register Access for Complete PHY Status
  • 10/100 Mb/s Packet BIST (Built-in Self Test)

The DP83848x device addresses the quality, reliability and small form factor required for space sensitive applications in embedded systems.

The DP83848x offers performance far exceeding the IEEE specifications, with superior interoperability and industry leading performance beyond 137 meters of Cat-V cable. The DP83848x also offers Auto-MDIX to remove cabling complications. DP83848x has superior ESD protection, greater than 4 kV Human Body Model, providing extremely high reliability and robust operation, ensuring a high-level performance in all applications.

DP83848J/K offers two flexible LED indicators one for Link and the other for Speed. In addition, both MII and RMII are supported ensuring ease and flexibility of design.

The DP83848H/M/T incorporates a 25-MHz clock out that eliminates the need and hence the space and cost, of an additional clock source component.

The DP83848x is offered in small 6-mm × 6-mm WQFN 40-pin package and is ideal for industrial controls, building/factory automation, transportation, test equipment and wire-less base stations.

The DP83848x device addresses the quality, reliability and small form factor required for space sensitive applications in embedded systems.

The DP83848x offers performance far exceeding the IEEE specifications, with superior interoperability and industry leading performance beyond 137 meters of Cat-V cable. The DP83848x also offers Auto-MDIX to remove cabling complications. DP83848x has superior ESD protection, greater than 4 kV Human Body Model, providing extremely high reliability and robust operation, ensuring a high-level performance in all applications.

DP83848J/K offers two flexible LED indicators one for Link and the other for Speed. In addition, both MII and RMII are supported ensuring ease and flexibility of design.

The DP83848H/M/T incorporates a 25-MHz clock out that eliminates the need and hence the space and cost, of an additional clock source component.

The DP83848x is offered in small 6-mm × 6-mm WQFN 40-pin package and is ideal for industrial controls, building/factory automation, transportation, test equipment and wire-less base stations.

ダウンロード

お客様が関心を持ちそうな類似製品

open-in-new 製品の比較
比較対象デバイスと類似の機能。
DP83848J アクティブ 商用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ DP83848J has 2 LEDs
DP83848K アクティブ 産業用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ DP83848K has 2 LEDs and increased temp range of -40 to +85 Deg C

技術資料

star = TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
24 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DP83848x PHYTER Mini / LS Single Port 10/100 MB/s Ethernet Transceiver データシート (Rev. E) PDF | HTML 2014年 9月 8日
アプリケーション・ノート How to Pass IEEE Ethernet Compliance Tests PDF | HTML 2021年 9月 20日
セレクション・ガイド Enhanced Product Selection Guide (Rev. C) PDF | HTML 2021年 6月 30日
アプリケーション・ノート Selection and Specification of Crystals for Texas Instruments Ethernet Devices 2019年 2月 6日
技術記事 How to select the right industrial Ethernet standard: EtherCAT 2015年 9月 17日
技術記事 How to select the right industrial Ethernet standard: Sercos III 2015年 7月 23日
技術記事 Designing for industrial environments 2014年 1月 15日
アプリケーション・ノート AN-1469 PHYTER® Design & Layout Guide (Rev. D) 2013年 4月 26日
アプリケーション・ノート AN-1499 DP83846 to DP83848C/I/YB PHYTER System Rollover Document (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1507 DP83848 and DP83849 100Mb Data Latency (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1511 Cable Discharge Event (Rev. A) 2013年 4月 26日
アプリケーション・ノート AN-1519 DP83848 PHYTER® Transformerless Ethernet Operation (Rev. A) 2013年 4月 26日
ユーザー・ガイド AN-1521 POEPHYTEREV-I / -E User Guide (Rev. C) 2013年 4月 26日
アプリケーション・ノート AN-1540 Power Measurement of Ethernet Physical Layer Products (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-1548 PHYTER 100 Base-TX Reference Clock Jitter Tolerance (Rev. B) 2013年 4月 26日
アプリケーション・ノート DP83848 - Single 10/100 Mb/s Ethernet Transceiver Energy Detect Mode (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83848 - Single 10/100 Mb/s Ethernet Transceiver Ini During Pwr Dwn Mode (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83848 Sin 10/100Mb/s Ethernet Transcvr Reduced Media Indep Interfce RMII Mode (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83848C PHYTER Single to DP83848J/M PHYTER Mini System Rollover Document (Rev. A) 2013年 4月 26日
アプリケーション・ノート Diff Between NSC 10/100 Mb/s Ethernet Physical Layer Devices (Rev. A) 2013年 4月 26日
アプリケーション・ノート Reducing Radiated Emissions in Ethernet 10/100 LAN Applications (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83848M/T/H PHYTER® Small Form Factor 10/100 Single Port Physical Layer Product 2012年 5月 15日
ユーザー・ガイド DP83848M User Guide 2012年 2月 24日
アプリケーション・ノート Application Note 1511 Cable Discharge Event (jp) 最新の英語版をダウンロード (Rev.A) 2006年 7月 6日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DP83848I-POE-EK — PHYTER 産業用温度、1 ポート 10/100Mbs イーサネット物理レイヤ・トランシーバ

Thank you for your interest in our DP83848 10/100Mbps Ethernet Physical Layer (PHYTER) Power Over Ethernet (POE) Media Attachment Unit (MAU) Evaluation Kit (EVK). The PHYTER POE MAU is a Full featured DP83848 board, and supporting circuitry, to provide robust Ethernet network connection in a Power (...)

TI.com で取り扱いなし
評価ボード

DP83848K-MAU-EK — PHYTER mini LS、工業用温度、1 ポート、10/100Mbs イーサネット・トランシーバ

The DP83848K addresses the quality, reliability and small form factor required for space sensitive applications in embedded systems operating in the industrial temperature range.

TI.com で取り扱いなし
アプリケーション・ソフトウェアとフレームワーク

USB-2-MDIO — USB から MDIO、シリアル管理ツール

The USB-2-MDIO software tool lets Texas Instruments' Ethernet PHYs access the MDIO status and device control registers.  The USB-2-MDIO tool includes a LaunchPad™ Development kit for TI's MSP430™ MCUs that is interfaced with a lightweight (...)
ドライバまたはライブラリ

ETHERNET-SW — イーサネット PHY の Linux ドライバとツール

The Linux drivers for Texas Instruments' Ethernet physical layer (PHY) transceivers support communication through the serial management interface (MDC/MDIO) to configure and read PHY registers.

The USB-2-MDIO software lets you directly access the registers during debug and (...)

シミュレーション・モデル

DP83848M IBIS Model DP83848M IBIS Model

シミュレーション・ツール

PSPICE-FOR-TI TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

回路図

DP83848M/T/H to LPC2478 Connection Schematic DP83848M/T/H to LPC2478 Connection Schematic

リファレンス・デザイン

TIDA-00207 — EN55011 準拠、産業用温度、10/100Mbps イーサネット PHY ブリック、リファレンス・デザイン

このイーサネット PHY ブリック・リファレンス・デザインでは、EN5501 Class A EMI 要件に完全に準拠した TI の産業用イーサネット PHY トランシーバ・デバイスを使用し、システムを迅速に設計して市場に投入できます。32 ビット Cortex M4 プロセッサ・ベースのコントローラ・ボードとインターフェイスするために 50 ピン・インターフェイスが提供されています。小型フォーム・ファクタ(2 インチ x 3 インチ)に合わせて設計されており、既存の製品に簡単に組み込めます。 

このリファレンス・デザインは、DP83848K イーサネット PHY (...)

パッケージ ピン数 ダウンロード
WQFN (RTA) 40 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ