TIDA-01555

여러 ADC를 사용하는 동시, 일관된 DAQ를 위한 유연한 인터페이스(PRU-ICSS) 레퍼런스 설계

TIDA-01555

설계 파일

개요

이 레퍼런스 디자인은 PRU-ICSS(프로그래밍 가능한 실시간 유닛)를 사용하여 입력 채널 수를 확장하기 위해 Sitara Arm 프로세서와 여러 고전압 양극 입력, 8채널, MUX 입력 SAR ADC(6)를 연결하기 위한 인터페이스 구현을 보여줍니다. ADC는 모든 ADC에서 동일한 채널을 동시에 샘플링하도록 구성됩니다. 이 설계는 라인 사이클당 640개의 샘플을 샘플링하여 1536ksps(각 샘플 = 16비트) 데이터 속도를 처리하는 PRU-ICSS의 기능을 강조합니다. 50Hz 사이클의 경우 이는 동시에 6개의 ADC에서 채널당 32ksps에 해당합니다(640개 샘플/사이클*50Hz*6 ADC*8채널 = 1536ksps). 또한 두 번째 PRU는 데이터를 사후 처리해 일관된 샘플링을 달성하는 데 사용됩니다.

특징
  • 여러 SAR ADC와의 통신을 위해 PRU-ICSS(Sitara 프로세서)를 사용하는 유연한 인터페이스
  • AC/DC 전압 및 전류 측정 정밀도:
    • AC 전압: 2.5V ~ 120V의 경우 < ±0.2%
    • AC 전류: 2.5A~70A의 경우 < ±0.2%
    • 6개의 ADC를 통한 동시 샘플링(16비트, 500ksps/ADC)
  • PRU-ICSS 인터페이스:
    • PRU-ICSS(프로그래밍 가능 실시간 유닛 산업용 통신 서브시스템)는 채널 확장을 위한 유연한 데이터 캡처를 제공합니다
    • 펌웨어 기반 접근 방식을 통해 여러 Sitara 프로세서 간에 재사용할 수 있습니다
    • 일관된 샘플링은 소프트웨어의 라인 사이클을 계산하고 CS 신호를 조정하여 달성됩니다
다운로드 스크립트와 함께 비디오 보기 비디오

완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.

설계 파일 및 제품

설계 파일

바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.

TIDUDN4A.PDF (1929 KB)

레퍼런스 디자인 개요 및 검증된 성능 테스트 데이터

TIDRV12.ZIP (734 KB)

구성 요소 배치를 위한 설계 레이아웃의 세부 개요

TIDRV11A.ZIP (288 KB)

설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록

TIDRV14.ZIP (5446 KB)

IC 부품의 3D 모델 또는 2D 도면에 사용되는 파일

TIDCEC7.ZIP (7629 KB)

설계 PCB의 물리적 보드 계층에 대한 정보를 포함하는 설계 파일

TIDRV13.ZIP (4674 KB)

PCB 설계 레이아웃 생성에 사용되는 PCB 레이어 플롯 파일

TIDRV10.ZIP (1660 KB)

설계 레이아웃 및 구성 요소에 대한 회로도 다이어그램

제품

TI 제품을 설계 및 잠재적 대안에 포함합니다.

정밀 ADC

ADS8688양극 입력 범위를 지원하는 16비트, 500kSPS 8채널, 단일 공급 SAR ADC

데이터 시트: PDF | HTML
반도체

SN74LVC1G17슈미트 트리거 입력을 지원하는 단일 1.65V~5.5V 버퍼

데이터 시트: PDF | HTML
정밀 연산 증폭기(Vos<1mV)

OPA4197쿼드 36V, 정밀, 레일 투 레일 입력 출력, 저 오프셋 전압 연산 증폭기

데이터 시트: PDF | HTML
부하 스위치

TPS229145.5V, 2A, 37mΩ 부하 스위치

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

LP2992250mA, 16V, 저손실 전압 레귤레이터(활성화 지원)

데이터 시트: PDF | HTML
클록 버퍼

CDCLVC1106저지터, 1:6 LVCMOS 팬 아웃 클록 버퍼

데이터 시트: PDF | HTML
멀티미디어 및 산업용 네트워킹 SoC

AM3356Sitara 프로세서: Arm Cortex-A8, PRU-ICSS, CAN

데이터 시트: PDF | HTML
멀티미디어 및 산업용 네트워킹 SoC

AM3357Sitara 프로세서: Arm Cortex-A8, EtherCAT, PRU-ICSS, CAN

데이터 시트: PDF | HTML
멀티미디어 및 산업용 네트워킹 SoC

AM3358Sitara 프로세서: Arm Cortex-A8, 3D 그래픽, PRU-ICSS, CAN

데이터 시트: PDF | HTML
LCD 및 OLED 디스플레이 전원 및 드라이버

TPS65131듀얼, 양극 및 음극 출력을 지원하는 분할 레일 컨버터(750mA 일반)

데이터 시트: PDF | HTML
멀티미디어 및 산업용 네트워킹 SoC

AM3359Sitara 프로세서: Arm Cortex-A8, EtherCAT, 3D, PRU-ICSS, CAN

데이터 시트: PDF | HTML
전압 변환기

SN74LV1T04단일 전원 공급 인버터 게이트 로직 레벨 시프터

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS7A39150mA, 33V, 저잡음, 높은 PSRR, 듀얼 채널 양극 및 음극 저손실 전압 레귤레이터

데이터 시트: PDF | HTML
선형 및 저손실(LDO) 레귤레이터

TPS7A65-Q1오토모티브 300mA, 오프 배터리(40V), 저 IQ, 안테나 저손실 전압 레귤레이터

데이터 시트: PDF | HTML

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* 설계 가이드 Flexible Interface (PRU-ICSS) Reference Design for Simultaneous, Coherent DAQ (Rev. A) 2019. 1. 3
기술 문서 Improving sensor DAQ performance using the PRU-ICSS for grid protection and contro PDF | HTML 2018. 10. 9
기술 문서 Interfacing multiple ADCs to a single processor for grid protection and control PDF | HTML 2018. 9. 13
애플리케이션 노트 HSR/PRP Solutions on Sitara Processors for Grid Substation Communication 2018. 4. 17
기술 문서 Analog interfacing for grid infrastructure with Sitara processors PDF | HTML 2018. 2. 15

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.

동영상