TIDA-01555
여러 ADC를 사용하는 동시, 일관된 DAQ를 위한 유연한 인터페이스(PRU-ICSS) 레퍼런스 설계
TIDA-01555
개요
이 레퍼런스 디자인은 PRU-ICSS(프로그래밍 가능한 실시간 유닛)를 사용하여 입력 채널 수를 확장하기 위해 Sitara Arm 프로세서와 여러 고전압 양극 입력, 8채널, MUX 입력 SAR ADC(6)를 연결하기 위한 인터페이스 구현을 보여줍니다. ADC는 모든 ADC에서 동일한 채널을 동시에 샘플링하도록 구성됩니다. 이 설계는 라인 사이클당 640개의 샘플을 샘플링하여 1536ksps(각 샘플 = 16비트) 데이터 속도를 처리하는 PRU-ICSS의 기능을 강조합니다. 50Hz 사이클의 경우 이는 동시에 6개의 ADC에서 채널당 32ksps에 해당합니다(640개 샘플/사이클*50Hz*6 ADC*8채널 = 1536ksps). 또한 두 번째 PRU는 데이터를 사후 처리해 일관된 샘플링을 달성하는 데 사용됩니다.
특징
- 여러 SAR ADC와의 통신을 위해 PRU-ICSS(Sitara 프로세서)를 사용하는 유연한 인터페이스
- AC/DC 전압 및 전류 측정 정밀도:
- AC 전압: 2.5V ~ 120V의 경우 < ±0.2%
- AC 전류: 2.5A~70A의 경우 < ±0.2%
- 6개의 ADC를 통한 동시 샘플링(16비트, 500ksps/ADC)
- PRU-ICSS 인터페이스:
- PRU-ICSS(프로그래밍 가능 실시간 유닛 산업용 통신 서브시스템)는 채널 확장을 위한 유연한 데이터 캡처를 제공합니다
- 펌웨어 기반 접근 방식을 통해 여러 Sitara 프로세서 간에 재사용할 수 있습니다
- 일관된 샘플링은 소프트웨어의 라인 사이클을 계산하고 CS 신호를 조정하여 달성됩니다
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
TIDRV11A.ZIP (288 KB)
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
기술 자료
=
TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 설계 가이드 | Flexible Interface (PRU-ICSS) Reference Design for Simultaneous, Coherent DAQ (Rev. A) | 2019. 1. 3 | ||
| 기술 문서 | Improving sensor DAQ performance using the PRU-ICSS for grid protection and contro | PDF | HTML | 2018. 10. 9 | ||
| 기술 문서 | Interfacing multiple ADCs to a single processor for grid protection and control | PDF | HTML | 2018. 9. 13 | ||
| 애플리케이션 노트 | HSR/PRP Solutions on Sitara Processors for Grid Substation Communication | 2018. 4. 17 | |||
| 기술 문서 | Analog interfacing for grid infrastructure with Sitara processors | PDF | HTML | 2018. 2. 15 |