TIPD211

適用於測試與量測應用的 20 位元、1 MSPS、四通道小型設計參考設計

TIPD211

設計檔案

概覽

混合訊號 SOC 測試器、記憶體測試器、電池測試器、液晶顯示器 (LCD) 測試器、桌上型設備、高密度數位卡、高密度電源卡、X 光、MRI 等終端設備需要多個快速又可同時取樣的通道,並具備出色的 DC 和 AC 性能,以及低功率和小巧的電路板空間。此設計中建議的解決方案使用高性能 SAR ADC (ADS8910B)、精準放大器 (OPA2625) 以及精準電壓參考 (REF5050)。

特點
  • 18 位元 1MSPS 4 通道同步取樣資料擷取系統
  • 18 位元 NMC DNL;各通道具備 +/- 0.5LSB INL 線性性能
  • 101dB SNR、124dB THD,每個通道具備 2kHz 正弦波輸入
  • >110dB 通道至道隔離
  • 此電路設計已經過測試,並隨附入門指南。
下載 觀看有字幕稿的影片 影片

已開發完全組裝的電路板,僅供測試與性能驗證,且為非賣品。

設計檔案與產品

設計檔案

下載立即可用的系統檔案以加速您的設計流程。

TIDUBW7B.PDF (2610 KB)

參考設計概觀與已驗證的性能測試資料

TIDRMU6.PDF (239 KB)

元件配置的詳細設計佈線圖概觀

TIDRMU5A.PDF (68 KB)

設計元件、參考指示項與製造商/零件編號的完整清單

TIDRMU8.ZIP (1212 KB)

IC 元件的 3D 模型或 2D 圖所使用的檔案

TIDCCG0.ZIP (471 KB)

包含 PCB 設計中實體電路板層相關資訊的設計檔案

TIDRMU7.PDF (1330 KB)

產生 PCB 設計佈線圖所使用的 PCB 層圖表檔案

TIDRMU4A.PDF (1859 KB)

設計佈線圖與元件的詳細電路圖

產品

設計與潛在替代方案中包括 TI 產品。

精確 ADC

ADS8910B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 介面的 18 位元、1-MSPS、單通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8920B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 16 位元、1-MSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8912B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 介面的 18 位元、500-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精密運算放大器 (Vos<1mV)

OPA376精密 (0.025mV)、低雜訊 (7.5nV/rtHz)、低靜態電流 (760uA) 運算放大器

產品規格表: PDF | HTML
精確 ADC

ADS8900B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 20 位元、1-MSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8922B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 16 位元、500-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8914B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 介面的 18 位元、250-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8902B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 20 位元、500-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8924B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 16 位元、250-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
精確 ADC

ADS8904B具有內部 VREF 緩衝器、內部 LDO 和強化型 SPI 的 20 位元、250-kSPS、1 通道 SAR ADC

產品規格表: PDF | HTML
高速運算放大器 (GBW ≥ 50 MHz)

OPA2625具有關機功能的高頻寬、高精密度、低 THD+N、16 位元和 18 位元 ADC 驅動器

產品規格表: PDF | HTML
線性與低壓差 (LDO) 穩壓器

TPS7A47具有啟用功能的 1A、36V、低雜訊、高 PSRR、低壓差電壓穩壓器

產品規格表: PDF | HTML

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 1
類型 標題 下載最新的英文版本 日期
* 設計指南 20-Bit, 1-MSPS, 4-Ch Small-Form Factor Design for Test and Measurements (Rev. B) 2016/11/28

相關設計資源

參考設計

參考設計
TIPD115 採用最低失真、最低雜訊最佳化設定的 18 位元、1 MSPS 資料採集參考設計

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援