ADS8920B
- Resolution: 16-Bits
- High Sample Rate With No Latency Output:
- ADS8920B: 1-MSPS
- ADS8922B: 500-kSPS
- ADS8924B: 250-kSPS
- Integrated LDO Enables Single-Supply Operation
- Low Power Reference Buffer with No Droop
- Excellent AC and DC Performance:
- SNR: 96.8-dB, THD: –125-dB
- INL: ±0.25-LSB
- DNL: ±0.2-LSB, 16-Bit No-Missing-Codes
- Wide Input Range:
- Unipolar Differential Input Range: ±VREF
- VREF Input Range: 2.5-V to 5-V
- Single-Supply, Low-Power Operation
- Enhanced-SPI Digital Interface
- Interface SCLK: 18-MHz at 1-MSPS
- Configurable Data Parity Output
- Extended Temperature Range: –40°C to +125°C
- Small Footprint: 4-mm × 4-mm VQFN
The ADS8920B, ADS8922B, and ADS8924B (ADS892xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 16-bit successive approximation register (SAR) based analog-to-digital convertors (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS890xB (20-bit) and ADS891xB (18-bit) resolution variants.
The ADS89xxB boost analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables the ADS89xxB to achieve high throughput at lower clock speeds, thereby simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies clocking-in of data, thereby making this device ideal for applications involving FPGAs, DSPs. The ADS89xxB is compatible with a standard SPI Interface.
The ADS89xxB has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.
技術文件
類型 | 標題 | 日期 | ||
---|---|---|---|---|
* | Data sheet | ADS892xB 16-Bit, High-Speed SAR ADCs With Integrated Reference Buffer, and Enhanced Performance Features datasheet (Rev. B) | PDF | HTML | 2017年 8月 8日 |
Application note | Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs | 2018年 6月 14日 | ||
Application brief | Improving Input Settling for Precision Data Converters | 2017年 12月 12日 | ||
Application brief | Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters | 2017年 12月 12日 | ||
Application brief | Simplify Isolation Designs Using an Enhanced-SPI ADC Interface | 2017年 12月 11日 | ||
White paper | Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI | 2016年 11月 8日 | ||
EVM User's guide | ADS8920BEVM-PDK User's Guide | 2016年 7月 25日 |
設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
ADS8900BEVM-PDK — ADS8900B 全差動輸入、20 位元 SAR ADC EVM 性能展示套件 (PDK)
ADS8900B 評估模組 (EVM) 和性能展示套件 (PDK) 是評估 ADS8900B 連續近似暫存器 (SAR) 類比轉數位轉換器 (SAR) 效能的平台、這是一款全差動輸入、20 位元、1-MSPS裝置。ADS8900BEVM-PDK 包括 ADS8900B EVM 板和啓用隨附電腦軟體的精密主機介面 (PHI) 控制器電路板。
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
支援產品和硬體
產品
精密度運算放大器 (Vos<1mV)
一般用途運算放大器
音訊運算放大器
轉阻放大器
高速運算放大器 (GBW ≥ 50 MHz)
功率運算放大器
視訊放大器
線路驅動器
轉導放大器與雷射驅動器
全差分放大器
精確 ADC
生物感測 AFE
高速 ADC (≥10 MSPS)
接收器
觸控式螢幕控制器
差分放大器
儀器放大器
音訊線路接收器
類比電流感測放大器
數位電源監測器
配備整合式分流電阻器的類比電流感測放大器
具整合式分流電阻器的數位電源監測器
晶粒與晶圓服務
PSPICE-FOR-TI — PSpice® for TI 設計與模擬工具
TINA-TI — 基於 SPICE 的類比模擬程式
TIPD211 — 適用於測試與量測應用的 20 位元、1 MSPS、四通道小型設計參考設計
封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
---|---|---|
VQFN (RGE) | 24 | Ultra Librarian |
訂購與品質
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。