JAJSKG2B June   2020  – May 2022 DRV8436

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
    1. 5.1 端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 ステッピング制御ロジック・タイミング要件
    7. 6.7 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  ステッピング・モータ・ドライバの電流定格
        1. 7.3.1.1 ピーク電流定格
        2. 7.3.1.2 RMS 電流定格
        3. 7.3.1.3 フルスケール電流定格
      2. 7.3.2  PWM モータ・ドライバ
      3. 7.3.3  マイクロステッピング・インデクサ
      4. 7.3.4  MCU DAC による VREF の制御
      5. 7.3.5  電流レギュレーション
      6. 7.3.6  減衰モード
        1. 7.3.6.1 電流増加および減少でスロー・ディケイ
        2. 7.3.6.2 電流増加ではスロー・ディケイ、電流減少ではミックス・ディケイ
        3. 7.3.6.3 電流増加および減少でミックス・ディケイ
        4. 7.3.6.4 スマート・チューン・ダイナミック・ディケイ
        5. 7.3.6.5 スマート・チューン・リップル・コントロール
        6. 7.3.6.6 PWM オフ時間
        7. 7.3.6.7 ブランキング時間
      7. 7.3.7  チャージ・ポンプ
      8. 7.3.8  リニア電圧レギュレータ
      9. 7.3.9  論理レベル、トライレベル、クワッドレベルのピン構造図
        1. 7.3.9.1 nFAULT ピン
      10. 7.3.10 保護回路
        1. 7.3.10.1 VM 低電圧誤動作防止 (UVLO)
        2. 7.3.10.2 VCP 低電圧誤動作防止 (CPUV)
        3. 7.3.10.3 過電流保護 (OCP)
          1. 7.3.10.3.1 ラッチド・シャットダウン
          2. 7.3.10.3.2 自動リトライ
        4. 7.3.10.4 サーマル・シャットダウン (OTSD)
        5. 7.3.10.5 フォルト条件のまとめ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 スリープ・モード (nSLEEP = 0)
      2. 7.4.2 ディセーブル・モード (nSLEEP = 1、ENABLE = 0)
      3. 7.4.3 動作モード (nSLEEP = 1、ENABLE = ハイ・インピーダンス / 1)
      4. 7.4.4 nSLEEP リセット・パルス
      5. 7.4.5 機能モードのまとめ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 ステッピング・モータの速度
        2. 8.2.2.2 電流レギュレーション
        3. 8.2.2.3 ディケイ・モード
      3. 8.2.3 アプリケーション曲線
  9. 熱に関連する計算
    1. 9.1 消費電力
      1. 9.1.1 導通損失
      2. 9.1.2 スイッチング損失
      3. 9.1.3 静止電流による消費電力
      4. 9.1.4 全消費電力
    2. 9.2 デバイスの接合部温度の概算
      1.      電源に関する推奨事項
        1. 10.1 バルク・コンデンサ
  10. 10レイアウト
    1. 10.1 レイアウトの注意点
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 コミュニティ・リソース
    4. 11.4 商標
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

リニア電圧レギュレータ

DRV8436 には、リニア電圧レギュレータが内蔵されています。DVDD レギュレータの出力は、リファレンス電圧に使用することができます。DVDD は、最大 2mA の負荷電流を供給できます。正常に動作させるため、セラミック・コンデンサを使用して DVDD ピンを GND にバイパスします。

DVDD の出力は通常 5V です。DVDD LDO の電流負荷が 2 mA を超えると、出力電圧は大きく低下します。

GUID-C9D2F7BB-2732-4C5E-A36A-A62D79CE4873-low.gif図 7-15 リニア電圧レギュレータのブロック図

デジタル入力 (すなわち Mx、DECAYx、TOFF) を永続的に High に固定する場合、入力を外部レギュレータではなく DVDD ピンに接続することを推奨します。これにより、VM ピンに電圧が印加されないときやスリープ・モード時に電力を節約できます。DVDD のレギュレータがディセーブルされている間、電流が入力プルダウン抵抗に流れないためです。参考までに、論理レベル入力は 200kΩ (標準値) のプルダウンを備えています。

nSLEEP ピンを DVDD に接続することはできません。さもないと本デバイスはスリープ・モードから出ることができません。