產品詳細資料

Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) to
Ethernet MAC 10/100 Rating Catalog Operating temperature range (°C) to
OMFCBGA (ZDK) 548 529 mm² 23 x 23 OMFCBGA (ZNZ) 548 729 mm² 27 x 27
  • High-Performance Digital Media Processor (TMS320DM642)
    • 2-, 1.67-, 1.39-ns Instruction Cycle Time
    • 500-, 600-, 720-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 4000, 4800, 5760 MIPS
    • Fully Software-Compatible With C64x™
  • VelociTI.2™ Extensions to VelociTI™ Advanced Very-Long-Instruction-Word VLIW) TMS320C64x™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2™ Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-Bit, Dual 16-Bit, or Quad 8-Bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-Bit Multiplies (32-Bit Results) per Clock Cycle or Eight 8 x 8-Bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-Bit Data)
    • 8-Bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2™ Increased Orthogonality
  • L1/L2 Memory Architecture
    • 128K-Bit (16K-Byte) L1P Program Cache (Direct Mapped)
    • 128K-Bit (16K-Byte) L1D Data Cache (2-Way Set-Associative)
    • 2M-Bit (256K-Byte) L2 Unified Mapped RAM/Cache (Flexible RAM/Cache Allocation)
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIF)
    • Glueless Interface to Asynchronous Memories (SRAM and EPROM) and Synchronous Memories (SDRAM, SBSRAM, ZBT SRAM, and FIFO)
    • 1024M-Byte Total Addressable External Memory Space
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 10/100 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Media Independent Interface (MII)
    • 8 Independent Transmit (TX) Channels and 1 Receive (RX) Channel
  • Management Data Input/Output (MDIO)
  • Three Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions and Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • Host-Port Interface (HPI) [32-/16-Bit]
  • 32-Bit/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.2
  • Multichannel Audio Serial Port (McASP)
    • Eight Serial Data Pins
    • Wide Variety of I2S and Similar Bit Stream Format
    • Integrated Digital Audio I/F Transmitter Supports S/PDIF, IEC60958-1, AES-3, CP-430 Formats
  • Inter-Integrated Circuit (I2C) Bus™
  • Two Multichannel Buffered Serial Ports
  • Three 32-Bit General-Purpose Timers
  • Sixteen General-Purpose I/O (GPIO) Pins
  • Flexible PLL Clock Generator
  • IEEE-1149.1 (JTAG) Boundary-Scan-Compatible
  • 548-Pin Ball Grid Array (BGA) Package (GDK and ZDK Suffixes), 0.8-mm Ball Pitch
  • 548-Pin Ball Grid Array (BGA) Package (GNZ and ZNZ Suffixes), 1.0-mm Ball Pitch
  • 0.13-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V I/O, 1.2-V Internal (-500)
  • 3.3-V I/O, 1.4-V Internal (A-500, A-600, -600, -720)

C64x, VelociTI.2, VelociTI, and TMS320C64x are trademarks of Texas Instruments.
All trademarks are the property of their respective owners.
TMS320C6000, and C6000 are trademarks of Texas Instruments.
Windows is a registered trademark of the Microsoft Corporation.

  • High-Performance Digital Media Processor (TMS320DM642)
    • 2-, 1.67-, 1.39-ns Instruction Cycle Time
    • 500-, 600-, 720-MHz Clock Rate
    • Eight 32-Bit Instructions/Cycle
    • 4000, 4800, 5760 MIPS
    • Fully Software-Compatible With C64x™
  • VelociTI.2™ Extensions to VelociTI™ Advanced Very-Long-Instruction-Word VLIW) TMS320C64x™ DSP Core
    • Eight Highly Independent Functional Units With VelociTI.2™ Extensions:
      • Six ALUs (32-/40-Bit), Each Supports Single 32-Bit, Dual 16-Bit, or Quad 8-Bit Arithmetic per Clock Cycle
      • Two Multipliers Support Four 16 x 16-Bit Multiplies (32-Bit Results) per Clock Cycle or Eight 8 x 8-Bit Multiplies (16-Bit Results) per Clock Cycle
    • Load-Store Architecture With Non-Aligned Support
    • 64 32-Bit General-Purpose Registers
    • Instruction Packing Reduces Code Size
    • All Instructions Conditional
  • Instruction Set Features
    • Byte-Addressable (8-/16-/32-/64-Bit Data)
    • 8-Bit Overflow Protection
    • Bit-Field Extract, Set, Clear
    • Normalization, Saturation, Bit-Counting
    • VelociTI.2™ Increased Orthogonality
  • L1/L2 Memory Architecture
    • 128K-Bit (16K-Byte) L1P Program Cache (Direct Mapped)
    • 128K-Bit (16K-Byte) L1D Data Cache (2-Way Set-Associative)
    • 2M-Bit (256K-Byte) L2 Unified Mapped RAM/Cache (Flexible RAM/Cache Allocation)
  • Endianess: Little Endian, Big Endian
  • 64-Bit External Memory Interface (EMIF)
    • Glueless Interface to Asynchronous Memories (SRAM and EPROM) and Synchronous Memories (SDRAM, SBSRAM, ZBT SRAM, and FIFO)
    • 1024M-Byte Total Addressable External Memory Space
  • Enhanced Direct-Memory-Access (EDMA) Controller (64 Independent Channels)
  • 10/100 Mb/s Ethernet MAC (EMAC)
    • IEEE 802.3 Compliant
    • Media Independent Interface (MII)
    • 8 Independent Transmit (TX) Channels and 1 Receive (RX) Channel
  • Management Data Input/Output (MDIO)
  • Three Configurable Video Ports
    • Providing a Glueless I/F to Common Video Decoder and Encoder Devices
    • Supports Multiple Resolutions and Video Standards
  • VCXO Interpolated Control Port (VIC)
    • Supports Audio/Video Synchronization
  • Host-Port Interface (HPI) [32-/16-Bit]
  • 32-Bit/66-MHz, 3.3-V Peripheral Component Interconnect (PCI) Master/Slave Interface Conforms to PCI Specification 2.2
  • Multichannel Audio Serial Port (McASP)
    • Eight Serial Data Pins
    • Wide Variety of I2S and Similar Bit Stream Format
    • Integrated Digital Audio I/F Transmitter Supports S/PDIF, IEC60958-1, AES-3, CP-430 Formats
  • Inter-Integrated Circuit (I2C) Bus™
  • Two Multichannel Buffered Serial Ports
  • Three 32-Bit General-Purpose Timers
  • Sixteen General-Purpose I/O (GPIO) Pins
  • Flexible PLL Clock Generator
  • IEEE-1149.1 (JTAG) Boundary-Scan-Compatible
  • 548-Pin Ball Grid Array (BGA) Package (GDK and ZDK Suffixes), 0.8-mm Ball Pitch
  • 548-Pin Ball Grid Array (BGA) Package (GNZ and ZNZ Suffixes), 1.0-mm Ball Pitch
  • 0.13-µm/6-Level Cu Metal Process (CMOS)
  • 3.3-V I/O, 1.2-V Internal (-500)
  • 3.3-V I/O, 1.4-V Internal (A-500, A-600, -600, -720)

C64x, VelociTI.2, VelociTI, and TMS320C64x are trademarks of Texas Instruments.
All trademarks are the property of their respective owners.
TMS320C6000, and C6000 are trademarks of Texas Instruments.
Windows is a registered trademark of the Microsoft Corporation.

The TMS320C64x™ DSPs (including the TMS320DM642 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The TMS320DM642 (DM642) device is based on the second-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture (VelociTI.2™) developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x™ is a code-compatible member of the C6000™ DSP platform.

With performance of up to 5760 million instructions per second (MIPS) at a clock rate of 720 MHz, the DM642 device offers cost-effective solutions to high-performance DSP programming challenges. The DM642 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x™ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units-two multipliers for a 32-bit result and six arithmetic logic units (ALUs)- with VelociTI.2™ extensions. The VelociTI.2™ extensions in the eight functional units include new instructions to accelerate the performance in video and imaging applications and extend the parallelism of the VelociTI™ architecture. The DM642 can produce four 16-bit multiply-accumulates (MACs) per cycle for a total of 2880 million MACs per second (MMACS), or eight 8-bit MACs per cycle for a total of 5760 MMACS. The DM642 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000™ DSP platform devices.

The DM642 uses a two-level cache-based architecture and has a powerful and diverse set of peripherals. The Level 1 program cache (L1P) is a 128-Kbit direct mapped cache and the Level 1 data cache (L1D) is a 128-Kbit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of an 2-Mbit memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two. The peripheral set includes: three configurable video ports; a 10/100 Mb/s Ethernet MAC (EMAC); a management data input/output (MDIO) module; a VCXO interpolated control port (VIC); one multichannel buffered audio serial port (McASP0); an inter-integrated circuit (I2C) Bus module; two multichannel buffered serial ports (McBSPs); three 32-bit general-purpose timers; a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a peripheral component interconnect (PCI); a 16-pin general-purpose input/output port (GP0) with programmable interrupt/event generation modes; and a 64-bit glueless external memory interface (EMIFA), which is capable of interfacing to synchronous and asynchronous memories and peripherals.

The DM642 device has three configurable video port peripherals (VP0, VP1, and VP2). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The DM642 video port peripherals support multiple resolutions and video standards (e. g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

These three video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels - A and B with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the Video Port peripherals, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The McASP0 port supports one transmit and one receive clock zone, with eight serial data pins which can be individually allocated to any of the two zones. The serial port supports time-division multiplexing on each pin from 2 to 32 time slots. The DM642 has sufficient bandwidth to support all 8 serial data pins transmitting a 192-kHz stereo signal. Serial data in each zone may be transmitted and received on multiple serial data pins simultaneously and formatted in a multitude of variations on the Philips Inter-IC Sound (I2S) format.

In addition, the McASP0 transmitter may be programmed to output multiple S/PDIF, IEC60958, AES-3, CP-430 encoded data channels simultaneously, with a single RAM containing the full implementation of user data and channel status fields.

McASP0 also provides extensive error-checking and recovery features, such as the bad clock detection circuit for each high-frequency master clock which verifies that the master clock is within a programmed frequency range.

The VXCO interpolated control port (VIC) provides digital-to-analog conversion with resolution from 9-bits to up to 16-bits. The output of the VIC is a single bit interpolated D/A output. For more details on the VIC port, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The ethernet media access controller (EMAC) provides an efficient interface between the DM642 DSP core processor and the network. The DM642 EMAC support both 10Base-T and 100Base-TX, or 10 Mbits/second (Mbps) and 100 Mbps in either half- or full-duplex, with hardware flow control and quality of service (QOS) support. The DM642 EMAC makes use of a custom interface to the DSP core that allows efficient data transmission and reception. For more details on the EMAC, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system. Once a PHY candidate has been selected by the DSP, the MDIO module transparently monitors its link state by reading the PHY status register. Link change events are stored in the MDIO module and can optionally interrupt the DSP, allowing the DSP to poll the link status of the device without continuously performing costly MDIO accesses. For more details on the MDIO, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The I2C0 port on the TMS320DM642 allows the DSP to easily control peripheral devices, boot from a serial EEPROM, and communicate with a host processor. In addition, the standard multichannel buffered serial port (McBSP) may be used to communicate with serial peripheral interface (SPI) mode peripheral devices.

The TMS320C64x™ DSPs (including the TMS320DM642 device) are the highest-performance fixed-point DSP generation in the TMS320C6000™ DSP platform. The TMS320DM642 (DM642) device is based on the second-generation high-performance, advanced VelociTI™ very-long-instruction-word (VLIW) architecture (VelociTI.2™) developed by Texas Instruments (TI), making these DSPs an excellent choice for digital media applications. The C64x™ is a code-compatible member of the C6000™ DSP platform.

With performance of up to 5760 million instructions per second (MIPS) at a clock rate of 720 MHz, the DM642 device offers cost-effective solutions to high-performance DSP programming challenges. The DM642 DSP possesses the operational flexibility of high-speed controllers and the numerical capability of array processors. The C64x™ DSP core processor has 64 general-purpose registers of 32-bit word length and eight highly independent functional units-two multipliers for a 32-bit result and six arithmetic logic units (ALUs)- with VelociTI.2™ extensions. The VelociTI.2™ extensions in the eight functional units include new instructions to accelerate the performance in video and imaging applications and extend the parallelism of the VelociTI™ architecture. The DM642 can produce four 16-bit multiply-accumulates (MACs) per cycle for a total of 2880 million MACs per second (MMACS), or eight 8-bit MACs per cycle for a total of 5760 MMACS. The DM642 DSP also has application-specific hardware logic, on-chip memory, and additional on-chip peripherals similar to the other C6000™ DSP platform devices.

The DM642 uses a two-level cache-based architecture and has a powerful and diverse set of peripherals. The Level 1 program cache (L1P) is a 128-Kbit direct mapped cache and the Level 1 data cache (L1D) is a 128-Kbit 2-way set-associative cache. The Level 2 memory/cache (L2) consists of an 2-Mbit memory space that is shared between program and data space. L2 memory can be configured as mapped memory, cache, or combinations of the two. The peripheral set includes: three configurable video ports; a 10/100 Mb/s Ethernet MAC (EMAC); a management data input/output (MDIO) module; a VCXO interpolated control port (VIC); one multichannel buffered audio serial port (McASP0); an inter-integrated circuit (I2C) Bus module; two multichannel buffered serial ports (McBSPs); three 32-bit general-purpose timers; a user-configurable 16-bit or 32-bit host-port interface (HPI16/HPI32); a peripheral component interconnect (PCI); a 16-pin general-purpose input/output port (GP0) with programmable interrupt/event generation modes; and a 64-bit glueless external memory interface (EMIFA), which is capable of interfacing to synchronous and asynchronous memories and peripherals.

The DM642 device has three configurable video port peripherals (VP0, VP1, and VP2). These video port peripherals provide a glueless interface to common video decoder and encoder devices. The DM642 video port peripherals support multiple resolutions and video standards (e. g., CCIR601, ITU-BT.656, BT.1120, SMPTE 125M, 260M, 274M, and 296M).

These three video port peripherals are configurable and can support either video capture and/or video display modes. Each video port consists of two channels - A and B with a 5120-byte capture/display buffer that is splittable between the two channels.

For more details on the Video Port peripherals, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The McASP0 port supports one transmit and one receive clock zone, with eight serial data pins which can be individually allocated to any of the two zones. The serial port supports time-division multiplexing on each pin from 2 to 32 time slots. The DM642 has sufficient bandwidth to support all 8 serial data pins transmitting a 192-kHz stereo signal. Serial data in each zone may be transmitted and received on multiple serial data pins simultaneously and formatted in a multitude of variations on the Philips Inter-IC Sound (I2S) format.

In addition, the McASP0 transmitter may be programmed to output multiple S/PDIF, IEC60958, AES-3, CP-430 encoded data channels simultaneously, with a single RAM containing the full implementation of user data and channel status fields.

McASP0 also provides extensive error-checking and recovery features, such as the bad clock detection circuit for each high-frequency master clock which verifies that the master clock is within a programmed frequency range.

The VXCO interpolated control port (VIC) provides digital-to-analog conversion with resolution from 9-bits to up to 16-bits. The output of the VIC is a single bit interpolated D/A output. For more details on the VIC port, see the TMS320C64x Video Port/VXCO Interpolated Control (VIC) Port Reference Guide (literature number SPRU629).

The ethernet media access controller (EMAC) provides an efficient interface between the DM642 DSP core processor and the network. The DM642 EMAC support both 10Base-T and 100Base-TX, or 10 Mbits/second (Mbps) and 100 Mbps in either half- or full-duplex, with hardware flow control and quality of service (QOS) support. The DM642 EMAC makes use of a custom interface to the DSP core that allows efficient data transmission and reception. For more details on the EMAC, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The management data input/output (MDIO) module continuously polls all 32 MDIO addresses in order to enumerate all PHY devices in the system. Once a PHY candidate has been selected by the DSP, the MDIO module transparently monitors its link state by reading the PHY status register. Link change events are stored in the MDIO module and can optionally interrupt the DSP, allowing the DSP to poll the link status of the device without continuously performing costly MDIO accesses. For more details on the MDIO, see the TMS320C6000 DSP Ethernet Media Access Controller (EMAC) / Management Data Input/Output (MDIO) Module Reference Guide (literature number SPRU628).

The I2C0 port on the TMS320DM642 allows the DSP to easily control peripheral devices, boot from a serial EEPROM, and communicate with a host processor. In addition, the standard multichannel buffered serial port (McBSP) may be used to communicate with serial peripheral interface (SPI) mode peripheral devices.

下載 觀看有字幕稿的影片 影片

其他產品和產品規格表

本產品規格表同時適用於 TMS320DM642TMS320DM642Q

技術文件

star =TI 所選的此產品重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 91
類型 標題 日期
* Data sheet TMS320DM642 Video/Imaging Fixed-Point Digital Signal Processor datasheet (Rev. N) 2010年 10月 12日
* Errata TMS320DM642 DSP Silicon Errata, Silicon Revisions 2.0, 1.2, 1.1, 1.0 (Rev. K) 2010年 2月 4日
User guide Emulation and Trace Headers Technical Reference Manual (Rev. I) 2012年 8月 9日
User guide TMS320C64x DSP Video Port/ VCXO Interpolated Control (VIC) Port Reference Guide (Rev. G) 2010年 11月 12日
User guide TMS320C64x/C64x+ DSP CPU and Instruction Set Reference Guide (Rev. J) 2010年 7月 30日
Application note Interfacing a CMOS Sensor to the TMS320DM642 Using Raw Capture Mode (Rev. A) 2010年 1月 27日
User guide TMS320C6000 DSP Peripherals Overview Reference Guide (Rev. Q) 2009年 7月 2日
User guide TMS320C6000 DSP Multi-channel Audio Serial Port (McASP) Reference Guide (Rev. J) 2008年 11月 20日
Application note Migrating from TMS320DM642 to TMS320DM6467 2008年 11月 17日
Application note Migrating from TMS320DM642 to TMS320DM648/DM6437 2008年 8月 19日
Application note TMS320C6000 EMIF-to-External SDRAM Interface (Rev. E) 2007年 9月 4日
Application note Migrating from TMS320DM642 to TMS320DM6437 2007年 6月 29日
Application note Migrating from TMS320DM642/3/1/0 to the TMS320DM648/7 2007年 6月 7日
Application note Thermal Considerations for the DM64xx, DM64x, and C6000 Devices 2007年 5月 20日
User guide TMS320C6000 DSP External Memory Interface (EMIF) Reference Guide (Rev. E) 2007年 4月 11日
Product overview TMS320C6000 DSP TCP/IP Stack Software (Rev. C) 2007年 4月 4日
User guide TMS320C6000 DSP Inter-Integrated Circuit (I2C) Module Reference Guide (Rev. D) 2007年 3月 26日
User guide TMS320C6000 DSP Peripheral Component Interconnect (PCI) Reference Guide (Rev. C) 2007年 1月 25日
User guide TMS320C6000 DSP Multichannel Buffered Serial Port (McBSP) Reference Guide (Rev. G) 2006年 12月 14日
User guide TMS320C6000 DSP Enhanced Direct Memory Access (EDMA) Controller Reference Guide (Rev. C) 2006年 11月 15日
User guide TMS320C64x DSP Two-Level Internal Memory Reference Guide (Rev. C) 2006年 2月 28日
User guide TMS320C6000 DSP Host-Post Interface (HPI) Reference Guide (Rev. C) 2006年 1月 1日
Application note TMS320DM642 Hardware Designer's Resource Guide (Rev. A) 2005年 10月 25日
Application note Migrating from TMS320C64x to TMS320C64x+ (Rev. A) 2005年 10月 20日
Product overview TMS320DM64x Digital Media Processors - Product Bulletin (Rev. C) 2005年 8月 30日
User guide TMS320C6000 DSP Power-Down Logic and Modes Reference Guide (Rev. C) 2005年 3月 1日
Application note TMS320DM64x Power Consumption Summary (Rev. F) 2005年 2月 18日
User guide TMS320C6000 DSP 32-bit Timer Reference Guide (Rev. B) 2005年 1月 25日
Application note Video Scaling Example on the DM642 EVM 2004年 9月 27日
Application note Driver Examples on the DM642 EVM (Rev. A) 2004年 8月 31日
Application note Use and Handling of Semiconductor Packages With ENIG Pad Finishes 2004年 8月 31日
User guide TMS320C6000 Chip Support Library API Reference Guide (Rev. J) 2004年 8月 13日
Application note JPEG Motion on the DM642 EVM (Rev. A) 2004年 7月 16日
Application note JPEG Netcam on the DM642 EVM (Rev. A) 2004年 7月 16日
Application note JPEG Netcam2 on the DM642 EVM (Rev. A) 2004年 7月 16日
Application note JPEG Network on the DM642 EVM (Rev. A) 2004年 7月 16日
Application note The TMS320DM642 Video Port Mini-Driver for TVP5146 and TVP5150 decoder 2004年 7月 16日
Application note High Resolution Video Using the DM642 DSP and the THS8200 Driver (Rev. A) 2004年 5月 3日
Application note Interfacing an LCD Controller to a DM642 Video Port (Rev. B) 2004年 5月 3日
Application note TMS320C6000 Tools: Vector Table and Boot ROM Creation (Rev. D) 2004年 4月 26日
Application note TMS320C6000 Board Design: Considerations for Debug (Rev. C) 2004年 4月 21日
User guide TMS320C6000 DSP EMAC/MDIO Module Reference Guide (Rev. A) 2004年 3月 26日
User guide TMS320C6000 DSP General-Purpose Input/Output (GPIO) Reference Guide (Rev. A) 2004年 3月 25日
Application note TMS320C6000 McBSP Initialization (Rev. C) 2004年 3月 8日
Application note TMS320C6000 EDMA IO Scheduling and Performance 2004年 3月 5日
More literature Video/Imaging Benchmarks (Rev. A) 2004年 3月 1日
Product overview Video Security over IP (VSIP) Development Platform Product Bulletin 2003年 11月 5日
Application note On-Screen-Display Driver Examples For DM642 EVM Demo Software Release Report 2003年 10月 14日
Application note Adapting the SPRA904 Motion Detection Application Report to the DM642 EVM 2003年 10月 10日
Application note An Audio Example Using Reference Frameworks on the DM642 EVM 2003年 8月 31日
Application note Audio Demonstration on the DM642 EVM 2003年 8月 31日
Application note Audio Echo on the DM642 EVM 2003年 8月 31日
Application note H.263 Loop Back on the DM642 EVM 2003年 8月 31日
Application note JPEG Loop Back on the DM642 EVM 2003年 8月 31日
Application note MPEG-2 Encoder on the DM642 EVM 2003年 8月 31日
Application note MPEG-2 High Definition Decoder on the DM642 EVM 2003年 8月 31日
Application note MPEG-2 Loop Back on the DM642 EVM 2003年 8月 31日
Application note The TMS320DM642 Video Port Mini-Driver (Rev. A) 2003年 8月 14日
User guide TMS320C6000 DSP Designing for JTAG Emulation Reference Guide 2003年 7月 31日
Product overview TMS320DM64x Digital Media Development Tools Product Bulletin 2003年 7月 31日
Application note A DSP/BIOS AIC23 Codec Device Driver for the TMS320DM642 EVM 2003年 6月 30日
EVM User's guide TMS320DM642 EVM OSD FPGA User's Guide 2003年 6月 26日
Application note TMS320DM642 EVM Daughtercard Specification Revision 1.0 2003年 6月 25日
User guide TMS320C6000 DSP Cache User's Guide (Rev. A) 2003年 5月 5日
Application note Using IBIS Models for Timing Analysis (Rev. A) 2003年 4月 15日
User guide TMS320DM642 Technical Overview 2002年 9月 13日
Application note TMS320C6000 McBSP Interface to an ST-BUS Device (Rev. B) 2002年 6月 4日
Application note TMS320C6000 HPI to PCI Interfacing Using the PLX PCI9050 (Rev. C) 2002年 4月 17日
Application note TMS320C6000 Board Design for JTAG (Rev. C) 2002年 4月 2日
Application note TMS320C6000 EMIF to External Flash Memory (Rev. A) 2002年 2月 13日
Application note Cache Usage in High-Performance DSP Applications with the TMS320C64x 2001年 12月 13日
Application note Using a TMS320C6000 McBSP for Data Packing (Rev. A) 2001年 10月 31日
Application note TMS320C6000 Enhanced DMA: Example Applications (Rev. A) 2001年 10月 24日
Application note Interfacing theTMS320C6000 EMIFto a PCI Bus Using the AMCC S5933 PCI Controller (Rev. A) 2001年 9月 30日
Application note TMS320C6000 Host Port to MC68360 Interface (Rev. A) 2001年 9月 30日
Application note TMS320C6000 EMIF to External Asynchronous SRAM Interface (Rev. A) 2001年 8月 31日
Application note TMS320C6000 Host Port to the i80960 Microprocessors Interface (Rev. A) 2001年 8月 31日
Application note Using the TMS320C6000 McBSP as a High Speed Communication Port (Rev. A) 2001年 8月 31日
Application note TMS320C6000 System Clock Circuit Example (Rev. A) 2001年 8月 15日
Application note TMS320C6000 McBSP to Voice Band Audio Processor (VBAP) Interface (Rev. A) 2001年 7月 23日
Application note TMS320C6000 McBSP: AC'97 Codec Interface (TLV320AIC27) (Rev. A) 2001年 7月 10日
Application note TMS320C6000 McBSP: Interface to SPI ROM (Rev. C) 2001年 6月 30日
Application note TMS320C6000 Host Port to MPC860 Interface (Rev. A) 2001年 6月 21日
Application note TMS320C6000 McBSP: IOM-2 Interface (Rev. A) 2001年 5月 21日
User guide TMS320C64x Technical Overview (Rev. B) 2001年 1月 30日
Application note Circular Buffering on TMS320C6000 (Rev. A) 2000年 9月 12日
Application note TMS320C6000 McBSP as a TDM Highway (Rev. A) 2000年 9月 11日
Application note TMS320C6000 u-Law and a-Law Companding with Software or the McBSP 2000年 2月 2日
Application note General Guide to Implement Logarithmic and Exponential Operations on Fixed-Point 2000年 1月 31日
Application note TMS320C6000 C Compiler: C Implementation of Intrinsics 1999年 12月 7日
Application note TMS320C6000 McBSP: I2S Interface 1999年 9月 8日

設計與開發

如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。

偵錯探測器

TMDSEMU200-U — XDS200 USB 偵錯探測器

XDS200 是為 TI 嵌入式裝置偵錯的偵錯探測器 (模擬器)。與低成本 XDS110 和高效能 XDS560v2 相比,XDS200 是兼具低成本與優異效能的完美平衡,可在單一 pod 中支援各種標準 (IEEE1149.1、IEEE1149.7、SWD)。所有 XDS 偵錯探測器均支援具嵌入式追踪緩衝區 (ETB) 的 Arm® 與 DSP 處理器中的核心和系統追蹤功能。透過針腳進行核心追蹤則需要 XDS560v2 PRO TRACE

XDS200 透過 TI 20 針腳連接器 (配備適用 TI 14 針腳、Arm Cortex® 10 針腳和 Arm 20 針腳的多重轉接器) (...)

TI.com 無法提供
偵錯探測器

TMDSEMU560V2STM-U — XDS560v2 System Trace USB 偵錯探測器

XDS560v2 是 XDS560™ 偵錯探測器系列的最高性能表現,支援傳統 JTAG 標準 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。請注意,序列線偵錯 (SWD) 不受支援。

所有 XDS 偵錯探測器均支援所有具有嵌入式追踪緩衝區 (ETB) 的 ARM 和 DSP 處理器中的核心和系統追蹤功能。對於針腳追蹤則需要 XDS560v2 PRO TRACE

XDS560v2 透過 MIPI HSPT 60 針腳接頭 (具有用於 TI 14 針腳、TI 20 針腳和 ARM 20 針腳的多轉接器) 連接到目標電路板,並透過 USB2.0 高速 (480Mbps) (...)

TI.com 無法提供
偵錯探測器

TMDSEMU560V2STM-UE — XDS560v2 System Trace USB 與乙太網路偵錯探測器

The XDS560v2 is the highest performance of the XDS560™ family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7). Note that it does not support serial wire debug (SWD).

All XDS debug probes support Core and System Trace in all ARM and DSP processors (...)

TI.com 無法提供
驅動程式或資料庫

AEC-AER Acoustic echo cancellation/removal for TI C64x+, C674x, C55x and Cortex®-A8 processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

支援產品和硬體

支援產品和硬體

產品
Arm 式處理器
66AK2G12 高效能多核心 DSP+Arm - 1x Arm A15 核心、1x C66x DSP 核心
數位訊號處理器 (DSP)
DM505 適用視覺分析 15mm 封裝的 SoC SM320C6201-EP 增強型產品 C6201 定點 DSP SM320C6415 軍用級 C64x 定點 DSP SM320C6415-EP 增強型產品 C6415 定點 DSP SM320C6424-EP 強化型產品 C6424 定點 DSP SM320C6455-EP 強化型產品 C6455 定點 DSP SM320C6472-HIREL 高可靠性產品 6 核心 C6472 定點 DSP SM320C6678-HIREL 高可靠性產品高效能 8 核心 C6678 定點和浮點 DSP SM320C6701 軍用應用的單核 C67x 浮點 DSP - 高達 167MHz SM320C6701-EP 增強型產品 C6701 浮點 DSP SM320C6711D-EP 增強型產品 C6711D 浮點 DSP SM320C6712D-EP 增強型產品 C6712D DSP SM320C6713B-EP 增強型產品 C6713 浮點 DSP SM320C6727B 軍用級 C6727B 浮點 DSP SM320C6727B-EP 強化型產品 C6727 浮點 DSP SM320DM642-HIREL 高可靠性產品數位媒體 DM642 DSP SM32C6416T-EP 增強型產品 C6416T 定點 DSP SMJ320C6201B 軍用定點數位訊號處理器 SMJ320C6203 軍用級 C62x 定點 DSP - 陶瓷封裝 SMJ320C6415 軍用級 C64x 定點 DSP - 陶瓷封裝 SMJ320C6701 軍用級 C67x 浮點 DSP - 陶瓷封裝 SMJ320C6701-SP 航太級 C6701 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 SMV320C6727B-SP 航太級 C6727B 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 TMS320C5517 低功耗 C55x 定點 DSP - 高達 200MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C5532 低功耗 C55x 定點 DSP - 高達 100MHz TMS320C5533 低功耗 C55x 定點 DSP - 高達 100MHz、USB TMS320C5534 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面 TMS320C5535 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C6201 定點數位訊號處理器 TMS320C6202 定點數位訊號處理器 TMS320C6202B C62x 定點 DSP - 高達 300MHz、384KB TMS320C6203B C62x 定點 DSP - 高達 300MHz、896KB TMS320C6204 定點數位訊號處理器 TMS320C6205 定點數位訊號處理器 TMS320C6211B C62x 定點 DSP - 高達 167MHz TMS320C6411 C64x 定點 DSP - 高達 300MHz、McBSP TMS320C6414 C64x 定點 DSP - 高達 720MHz、McBSP TMS320C6415 C64x 定點 DSP - 高達 720MHz、McBSP、PCI TMS320C6416 C64x 定點 DSP - 高達 720MHz、McBSP、PCI、VCP/TCP TMS320C6421Q C64x+ 定點 DSP - 最高 600MHz、8 位元 EMIFA、16 位元 DDR2 TMS320C6424Q C64x+ 定點 DSP - 最高 600MHz、16/8 位元 EMIFA、32/16 位元 DDR2 TMS320C6454 C64x+ 定點 DSP - 高達 1GHz、64 位元 EMIFA、32/16 位元 DDR2、1 Gbps 乙太網路 TMS320C6457 通訊基礎設施數位訊號處理器 TMS320C6701 C67x 浮點 DSP - 高達 167MHz、McBSP TMS320C6711D C67x 浮點 DSP - 高達 250MHz、McBSP、32 位元 EMIFA TMS320C6712D C67x 浮點 DSP - 高達 150MHz、McBSP、16 位元 EMIFA TMS320C6720 C67x 浮點 DSP - 200MHz、McASP、16 位元 EMIFA TMS320C6722B C67x 浮點 DSP - 高達 250MHz、McASP、16 位元 EMIFA TMS320C6726B C67x 浮點 DSP - 高達 266MHz、McASP、16 位元 EMIFA TMS320C6727 C67x 浮點 DSP - 高達 250MHz、McASP、32 位元 EMIFA TMS320C6727B C67x 浮點 DSP - 高達 350MHz、McASP、32 位元 EMIFA TMS320C6743 低功耗 C674x 浮點 DSP- 375MHz TMS320C6745 低功耗 C674x 浮點 DSP- 456MHz,QFP TMS320C6747 低功耗 C674x 浮點 DSP- 456MHz,PBGA TMS320DM642Q 影片/影像固定點數位訊號處理器 TMS320DM6431Q 數位媒體處理器,高達 2400 MIPS、300 MHz 時脈速率 TMS320DM6435Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時脈速率、1 McASP、1 McBSP TMS320DM6437Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時鐘速率、1 McASP、2 McBSP TMS320DM6441 DaVinci 數位媒體晶片系統 TMS320DM6467T 數位媒體晶片系統 TMS320DM647 數位媒體處理器
下載選項
驅動程式或資料庫

FAXLIB FAX library (FAXLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

支援產品和硬體

支援產品和硬體

產品
Arm 式處理器
66AK2G12 高效能多核心 DSP+Arm - 1x Arm A15 核心、1x C66x DSP 核心
數位訊號處理器 (DSP)
DM505 適用視覺分析 15mm 封裝的 SoC SM320C6201-EP 增強型產品 C6201 定點 DSP SM320C6415 軍用級 C64x 定點 DSP SM320C6415-EP 增強型產品 C6415 定點 DSP SM320C6424-EP 強化型產品 C6424 定點 DSP SM320C6455-EP 強化型產品 C6455 定點 DSP SM320C6472-HIREL 高可靠性產品 6 核心 C6472 定點 DSP SM320C6678-HIREL 高可靠性產品高效能 8 核心 C6678 定點和浮點 DSP SM320C6701 軍用應用的單核 C67x 浮點 DSP - 高達 167MHz SM320C6701-EP 增強型產品 C6701 浮點 DSP SM320C6711D-EP 增強型產品 C6711D 浮點 DSP SM320C6712D-EP 增強型產品 C6712D DSP SM320C6713B-EP 增強型產品 C6713 浮點 DSP SM320C6727B 軍用級 C6727B 浮點 DSP SM320C6727B-EP 強化型產品 C6727 浮點 DSP SM320DM642-HIREL 高可靠性產品數位媒體 DM642 DSP SM32C6416T-EP 增強型產品 C6416T 定點 DSP SMJ320C6201B 軍用定點數位訊號處理器 SMJ320C6203 軍用級 C62x 定點 DSP - 陶瓷封裝 SMJ320C6415 軍用級 C64x 定點 DSP - 陶瓷封裝 SMJ320C6701 軍用級 C67x 浮點 DSP - 陶瓷封裝 SMJ320C6701-SP 航太級 C6701 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 SMV320C6727B-SP 航太級 C6727B 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 TMS320C5517 低功耗 C55x 定點 DSP - 高達 200MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C5532 低功耗 C55x 定點 DSP - 高達 100MHz TMS320C5533 低功耗 C55x 定點 DSP - 高達 100MHz、USB TMS320C5534 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面 TMS320C5535 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C6201 定點數位訊號處理器 TMS320C6202 定點數位訊號處理器 TMS320C6202B C62x 定點 DSP - 高達 300MHz、384KB TMS320C6203B C62x 定點 DSP - 高達 300MHz、896KB TMS320C6204 定點數位訊號處理器 TMS320C6205 定點數位訊號處理器 TMS320C6211B C62x 定點 DSP - 高達 167MHz TMS320C6411 C64x 定點 DSP - 高達 300MHz、McBSP TMS320C6414 C64x 定點 DSP - 高達 720MHz、McBSP TMS320C6415 C64x 定點 DSP - 高達 720MHz、McBSP、PCI TMS320C6416 C64x 定點 DSP - 高達 720MHz、McBSP、PCI、VCP/TCP TMS320C6421Q C64x+ 定點 DSP - 最高 600MHz、8 位元 EMIFA、16 位元 DDR2 TMS320C6424Q C64x+ 定點 DSP - 最高 600MHz、16/8 位元 EMIFA、32/16 位元 DDR2 TMS320C6454 C64x+ 定點 DSP - 高達 1GHz、64 位元 EMIFA、32/16 位元 DDR2、1 Gbps 乙太網路 TMS320C6457 通訊基礎設施數位訊號處理器 TMS320C6701 C67x 浮點 DSP - 高達 167MHz、McBSP TMS320C6711D C67x 浮點 DSP - 高達 250MHz、McBSP、32 位元 EMIFA TMS320C6712D C67x 浮點 DSP - 高達 150MHz、McBSP、16 位元 EMIFA TMS320C6720 C67x 浮點 DSP - 200MHz、McASP、16 位元 EMIFA TMS320C6722B C67x 浮點 DSP - 高達 250MHz、McASP、16 位元 EMIFA TMS320C6726B C67x 浮點 DSP - 高達 266MHz、McASP、16 位元 EMIFA TMS320C6727 C67x 浮點 DSP - 高達 250MHz、McASP、32 位元 EMIFA TMS320C6727B C67x 浮點 DSP - 高達 350MHz、McASP、32 位元 EMIFA TMS320C6743 低功耗 C674x 浮點 DSP- 375MHz TMS320C6745 低功耗 C674x 浮點 DSP- 456MHz,QFP TMS320C6747 低功耗 C674x 浮點 DSP- 456MHz,PBGA TMS320DM642Q 影片/影像固定點數位訊號處理器 TMS320DM6431Q 數位媒體處理器,高達 2400 MIPS、300 MHz 時脈速率 TMS320DM6435Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時脈速率、1 McASP、1 McBSP TMS320DM6437Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時鐘速率、1 McASP、2 McBSP TMS320DM6441 DaVinci 數位媒體晶片系統 TMS320DM6467T 數位媒體晶片系統 TMS320DM647 數位媒體處理器
下載選項
驅動程式或資料庫

SPRC090 Download TMS320C6000 Chip Support Library

The Chip Support Library (CSL) provides an application programming interface (API) used for configuring and controlling the DSP on-chip peripherals for ease of use, compatibility between various C6000 devices and hardware abstraction. This will shorten development time by providing standardization (...)
支援產品和硬體

支援產品和硬體

產品
數位訊號處理器 (DSP)
TMS320C6411 C64x 定點 DSP - 高達 300MHz、McBSP TMS320C6412 C64x 定點 DSP - 高達 720MHz、McBSP、McASP、I2cC、乙太網路 TMS320C6414 C64x 定點 DSP - 高達 720MHz、McBSP TMS320C6414T C64x 定點 DSP - 高達 1GHz、McBSP TMS320C6415 C64x 定點 DSP - 高達 720MHz、McBSP、PCI TMS320C6415T C64x 定點 DSP - 高達 850MHz、McBSP、PCI TMS320C6416 C64x 定點 DSP - 高達 720MHz、McBSP、PCI、VCP/TCP TMS320C6416T C64x 定點 DSP - 高達 850MHz、McBSP、PCI、VCP/TCP TMS320C6701 C67x 浮點 DSP - 高達 167MHz、McBSP TMS320DM640 視訊/成像定點數位訊號處理器 TMS320DM641 視訊/成像定點數位訊號處理器 TMS320DM642 視訊/成像定點數位訊號處理器 TMS320DM642Q 影片/影像固定點數位訊號處理器
驅動程式或資料庫

SPRC122 C62x/C64x Fast Run-Time Support Library

The C62x/64x FastRTS Library is an optimized, floating-point function library for C programmers using either TMS320C62x or TMS320C64x devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By replacing the current (...)

支援產品和硬體

支援產品和硬體

產品
數位訊號處理器 (DSP)
SM320C6201-EP 增強型產品 C6201 定點 DSP SM320C6455-EP 強化型產品 C6455 定點 DSP SMJ320C6201B 軍用定點數位訊號處理器 SMJ320C6203 軍用級 C62x 定點 DSP - 陶瓷封裝 TMS320C6201 定點數位訊號處理器 TMS320C6202 定點數位訊號處理器 TMS320C6202B C62x 定點 DSP - 高達 300MHz、384KB TMS320C6203B C62x 定點 DSP - 高達 300MHz、896KB TMS320C6204 定點數位訊號處理器 TMS320C6205 定點數位訊號處理器 TMS320C6211B C62x 定點 DSP - 高達 167MHz TMS320C6411 C64x 定點 DSP - 高達 300MHz、McBSP TMS320C6412 C64x 定點 DSP - 高達 720MHz、McBSP、McASP、I2cC、乙太網路 TMS320C6414 C64x 定點 DSP - 高達 720MHz、McBSP TMS320C6414T C64x 定點 DSP - 高達 1GHz、McBSP TMS320C6415 C64x 定點 DSP - 高達 720MHz、McBSP、PCI TMS320C6415T C64x 定點 DSP - 高達 850MHz、McBSP、PCI TMS320C6416 C64x 定點 DSP - 高達 720MHz、McBSP、PCI、VCP/TCP TMS320C6416T C64x 定點 DSP - 高達 850MHz、McBSP、PCI、VCP/TCP TMS320C6421 C64x+ 定點 DSP - 最高 600MHz、8 位元 EMIFA、16 位元 DDR2、SDRAM TMS320C6421Q C64x+ 定點 DSP - 最高 600MHz、8 位元 EMIFA、16 位元 DDR2 TMS320C6424 C64x+ 定點 DSP - 最高 600MHz、16/8 位元 EMIFA、32/16 位元 DDR2、SDRAM TMS320C6424Q C64x+ 定點 DSP - 最高 600MHz、16/8 位元 EMIFA、32/16 位元 DDR2 TMS320C6452 C64x+ 定點 DSP - 高達 900MHz、1Gbps 乙太網路 TMS320C6454 C64x+ 定點 DSP - 高達 1GHz、64 位元 EMIFA、32/16 位元 DDR2、1 Gbps 乙太網路 TMS320C6455 C64x+ 定點 DSP - 高達 1.2GHz、64 位元 EMIFA、32/16 位元 DDR2、1 Gbps 乙太網路 TMS320C6457 通訊基礎設施數位訊號處理器 TMS320C6474 多核數位訊號處理器 TMS320DM640 視訊/成像定點數位訊號處理器 TMS320DM641 視訊/成像定點數位訊號處理器 TMS320DM642 視訊/成像定點數位訊號處理器 TMS320DM642Q 影片/影像固定點數位訊號處理器 TMS320DM6431 數位媒體處理器 TMS320DM6431Q 數位媒體處理器,高達 2400 MIPS、300 MHz 時脈速率 TMS320DM6433 數位媒體處理器 TMS320DM6435 數位媒體處理器 TMS320DM6435Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時脈速率、1 McASP、1 McBSP TMS320DM6437 數位媒體處理器 TMS320DM6437Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時鐘速率、1 McASP、2 McBSP TMS320DM6441 DaVinci 數位媒體晶片系統 TMS320DM6443 DaVinci 數位媒體晶片系統 TMS320DM6446 DaVinci 數位媒體晶片系統
驅動程式或資料庫

VOLIB Voice library (VoLIB) for C66x, C64x+ and C55x processors

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)

支援產品和硬體

支援產品和硬體

產品
Arm 式處理器
66AK2G12 高效能多核心 DSP+Arm - 1x Arm A15 核心、1x C66x DSP 核心
數位訊號處理器 (DSP)
DM505 適用視覺分析 15mm 封裝的 SoC SM320C6201-EP 增強型產品 C6201 定點 DSP SM320C6415 軍用級 C64x 定點 DSP SM320C6415-EP 增強型產品 C6415 定點 DSP SM320C6424-EP 強化型產品 C6424 定點 DSP SM320C6455-EP 強化型產品 C6455 定點 DSP SM320C6472-HIREL 高可靠性產品 6 核心 C6472 定點 DSP SM320C6678-HIREL 高可靠性產品高效能 8 核心 C6678 定點和浮點 DSP SM320C6701 軍用應用的單核 C67x 浮點 DSP - 高達 167MHz SM320C6701-EP 增強型產品 C6701 浮點 DSP SM320C6711D-EP 增強型產品 C6711D 浮點 DSP SM320C6712D-EP 增強型產品 C6712D DSP SM320C6713B-EP 增強型產品 C6713 浮點 DSP SM320C6727B 軍用級 C6727B 浮點 DSP SM320C6727B-EP 強化型產品 C6727 浮點 DSP SM320DM642-HIREL 高可靠性產品數位媒體 DM642 DSP SM32C6416T-EP 增強型產品 C6416T 定點 DSP SMJ320C6201B 軍用定點數位訊號處理器 SMJ320C6203 軍用級 C62x 定點 DSP - 陶瓷封裝 SMJ320C6415 軍用級 C64x 定點 DSP - 陶瓷封裝 SMJ320C6701 軍用級 C67x 浮點 DSP - 陶瓷封裝 SMJ320C6701-SP 航太級 C6701 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 SMV320C6727B-SP 航太級 C6727B 浮點 DSP - 具陶瓷封裝的抗輻射 V 類 TMS320C5517 低功耗 C55x 定點 DSP - 高達 200MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C5532 低功耗 C55x 定點 DSP - 高達 100MHz TMS320C5533 低功耗 C55x 定點 DSP - 高達 100MHz、USB TMS320C5534 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面 TMS320C5535 低功耗 C55x 定點 DSP - 高達 100MHz、USB、LCD 介面、FFT HWA、SAR ADC TMS320C6201 定點數位訊號處理器 TMS320C6202 定點數位訊號處理器 TMS320C6202B C62x 定點 DSP - 高達 300MHz、384KB TMS320C6203B C62x 定點 DSP - 高達 300MHz、896KB TMS320C6204 定點數位訊號處理器 TMS320C6205 定點數位訊號處理器 TMS320C6211B C62x 定點 DSP - 高達 167MHz TMS320C6411 C64x 定點 DSP - 高達 300MHz、McBSP TMS320C6414 C64x 定點 DSP - 高達 720MHz、McBSP TMS320C6415 C64x 定點 DSP - 高達 720MHz、McBSP、PCI TMS320C6416 C64x 定點 DSP - 高達 720MHz、McBSP、PCI、VCP/TCP TMS320C6421Q C64x+ 定點 DSP - 最高 600MHz、8 位元 EMIFA、16 位元 DDR2 TMS320C6424Q C64x+ 定點 DSP - 最高 600MHz、16/8 位元 EMIFA、32/16 位元 DDR2 TMS320C6454 C64x+ 定點 DSP - 高達 1GHz、64 位元 EMIFA、32/16 位元 DDR2、1 Gbps 乙太網路 TMS320C6457 通訊基礎設施數位訊號處理器 TMS320C6701 C67x 浮點 DSP - 高達 167MHz、McBSP TMS320C6711D C67x 浮點 DSP - 高達 250MHz、McBSP、32 位元 EMIFA TMS320C6712D C67x 浮點 DSP - 高達 150MHz、McBSP、16 位元 EMIFA TMS320C6720 C67x 浮點 DSP - 200MHz、McASP、16 位元 EMIFA TMS320C6722B C67x 浮點 DSP - 高達 250MHz、McASP、16 位元 EMIFA TMS320C6726B C67x 浮點 DSP - 高達 266MHz、McASP、16 位元 EMIFA TMS320C6727 C67x 浮點 DSP - 高達 250MHz、McASP、32 位元 EMIFA TMS320C6727B C67x 浮點 DSP - 高達 350MHz、McASP、32 位元 EMIFA TMS320C6743 低功耗 C674x 浮點 DSP- 375MHz TMS320C6745 低功耗 C674x 浮點 DSP- 456MHz,QFP TMS320C6747 低功耗 C674x 浮點 DSP- 456MHz,PBGA TMS320DM642Q 影片/影像固定點數位訊號處理器 TMS320DM6431Q 數位媒體處理器,高達 2400 MIPS、300 MHz 時脈速率 TMS320DM6435Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時脈速率、1 McASP、1 McBSP TMS320DM6437Q 數位媒體處理器,最高達 4800MIPS、600 MHz 時鐘速率、1 McASP、2 McBSP TMS320DM6441 DaVinci 數位媒體晶片系統 TMS320DM6467T 數位媒體晶片系統 TMS320DM647 數位媒體處理器
下載選項
模擬型號

DM642 GDK BSDL Model

SPRM112.ZIP (8 KB) - BSDL Model
模擬型號

DM642 GDK/GNZ IBIS Model

SPRM111.ZIP (110 KB) - IBIS Model
模擬型號

DM642 GNZ BSDL Model

SPRM113.ZIP (8 KB) - BSDL Model
設計工具

PROCESSORS-3P-SEARCH — Arm 架構 MPU、arm 架構 MCU 和 DSP 第三方搜尋工具

TI 已與公司合作,提供各種使用 TI 處理器的軟體、工具和 SOM 以加速生產。下載此搜尋工具,以快速瀏覽我們的第三方解決方案,並找出符合您需求的正確協力廠商。此處列出的軟體、工具和模組,皆由獨立第三方而非由德州儀器生產及管理。

搜尋工具會依產品類型分類,如下所示:

  • 工具包括 IDE/編譯器、偵錯和追蹤、模擬和建模軟體及快閃程式設計師。
  • OS 包含 TI 處理器支援的作業系統。
  • 應用軟體意指特定應用程式軟體,包括在 TI 處理器上執行的中介軟體和程式庫。
  • SOM 意指系統模組解決方案
封裝 引腳 下載
OMFCBGA (ZDK) 548 檢視選項
OMFCBGA (ZNZ) 548 檢視選項

訂購與品質

內含資訊:
  • RoHS
  • REACH
  • 產品標記
  • 鉛塗層/球物料
  • MSL 等級/回焊峰值
  • MTBF/FIT 估算值
  • 材料內容
  • 資格摘要
  • 進行中可靠性監測
內含資訊:
  • 晶圓廠位置
  • 組裝地點

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援。​​​​​​​​​​​​​​

影片