JAJSVM4C
September 2024 – July 2025
AM2612
,
AM2612-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
3.1
機能ブロック図
4
パッケージの比較
4.1
デバイス識別情報
4.2
関連製品
5
端子構成および機能
5.1
ピン配置図
5.1.1
AM261x ZCZ のピン配置図
5.1.2
AM261x ZFG のピン配置図
5.1.3
AM261x ZEJ のピン配置図
5.1.4
AM261x ZNC のピン配置図
5.2
ピン属性
16
17
5.3
信号の説明
19
5.3.1
ADC
21
22
23
5.3.1.1
ADC-CMPSS の信号接続
5.3.2
ADC_CAL
26
5.3.3
ADC VREF
28
5.3.4
CPSW
30
31
32
33
34
35
36
5.3.5
CPTS
38
5.3.6
DAC
40
5.3.7
EPWM
42
43
44
45
46
47
48
49
50
51
5.3.8
EQEP
53
54
5.3.9
FSI
56
57
5.3.10
GPIO
59
5.3.11
GPMC0
61
5.3.12
I2C
63
64
65
5.3.13
LIN
67
68
69
5.3.14
MCAN
71
72
5.3.15
MMC
74
5.3.16
OSPI
76
77
5.3.17
電源
79
5.3.18
PRU-ICSS
81
82
83
84
85
5.3.19
SDFM
87
88
5.3.20
SPI
90
91
92
93
5.3.21
システム、その他
5.3.21.1
ブート モードの構成
96
5.3.21.2
クロック供給
98
99
100
5.3.21.3
エミュレーションおよびデバッグ
102
103
5.3.21.4
システム
105
5.3.21.5
VMON
107
5.3.21.6
予約済み
109
110
111
5.3.22
UART
113
114
115
116
117
118
5.3.23
USB0
120
5.3.24
XBAR
122
123
5.4
ピン接続要件
ピン接続要件
6
仕様
6.1
絶対最大定格
6.2
静電気放電 (ESD) 拡張車載定格
6.3
静電気放電 (ESD) 産業用評価
6.4
電源投入時間 (POH) の概要
6.4.1
車載用温度プロファイル
6.5
推奨動作条件
6.6
動作性能ポイント
6.7
消費電力の概略
6.7.1
消費電力 - 400MHz 動作時の R5F 最大値
6.7.2
消費電力 - 500MHz 動作時の R5F 最大値
6.8
電気的特性
6.8.1
デジタルおよびアナログ IO 電気的特性
6.8.2
A/D コンバータの特性
6.8.2.1
A/D コンバータ (ADC)
6.8.2.2
ADC 入力モデル
6.8.3
コンパレータ サブシステム A (CMPSSA)
6.8.4
D/A コンバータ (DAC)
6.8.5
パワー マネージメント ユニット (PMU)
6.8.6
安全コンパレータ
6.9
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
6.9.1
VPP の仕様
6.9.2
ハードウェア要件
6.9.3
プログラミング シーケンス
6.9.4
ハードウェア保証への影響
6.10
熱抵抗特性
6.10.1
ZCZ パッケージの熱特性
6.10.2
ZFG パッケージの熱特性
6.10.3
ZEJ パッケージの熱特性
6.10.4
ZNC パッケージの熱特性
6.11
タイミングおよびスイッチング特性
6.11.1
タイミング パラメータおよび情報
6.11.2
電源シーケンス
6.11.2.1
パワーオンおよびリセットのシーケンシング
6.11.2.1.1
電源リセット シーケンスの説明
6.11.2.2
パワーダウン シーケンス
6.11.3
システムのタイミング
6.11.3.1
システムのタイミング条件
6.11.3.2
リセット タイミング
6.11.3.2.1
PORz のタイミング要件
166
6.11.3.2.2
WARMRSTn のスイッチング特性
168
6.11.3.2.3
WARMRSTn タイミング要件
170
6.11.3.3
安全信号タイミング
6.11.3.3.1
SAFETY_ERRORn スイッチング特性
173
6.11.4
クロック仕様
6.11.4.1
入力クロック / 発振器
6.11.4.1.1
水晶発振器 (XTAL) パラメータ
6.11.4.1.2
外部クロックの特性
6.11.4.2
クロックのタイミング
6.11.4.2.1
クロックのタイミング要件
180
6.11.4.2.2
クロックのスイッチング特性
182
6.11.5
ペリフェラル
6.11.5.1
3 ポートのギガビット イーサネット MAC (CPSW)
6.11.5.1.1
CPSW MDIO のタイミング
6.11.5.1.1.1
CPSW MDIO のタイミング条件
6.11.5.1.1.2
CPSW MDIO のタイミング要件
6.11.5.1.1.3
CPSW MDIO のスイッチング特性
189
6.11.5.1.2
CPSW RGMII のタイミング
6.11.5.1.2.1
CPSW RGMII のタイミング条件
6.11.5.1.2.2
CPSW RGMII[x]_RCLK のタイミング要件 - RGMII モード
6.11.5.1.2.3
CPSW RGMII[x]_RD[3:0]、RGMII[x]_RCTL のタイミング要件
194
6.11.5.1.2.4
CPSW RGMII[x]_TCLK のスイッチング特性 - RGMII モード
6.11.5.1.2.5
CPSW RGMII[x]_TD[3:0]、RGMII[x]_TCTL のスイッチング特性 - RGMII モード
197
6.11.5.1.3
CPSW RMII のタイミング
6.11.5.1.3.1
CPSW RMII のタイミング条件
6.11.5.1.3.2
CPSW RMII[x]_REFCLK のタイミング要件 - RMII モード
201
6.11.5.1.3.3
CPSW RMII[x]_RXD[1:0]、RMII[x]_CRS_DV、RMII[x]_RXER のタイミング要件 - RMII モード
203
6.11.5.1.3.4
CPSW RMII[x]_TXD[1:0]、RMII[x]_TXEN のスイッチング特性 - RMII モード
205
6.11.5.2
拡張キャプチャ (eCAP)
6.11.5.2.1
ECAP のタイミング条件
6.11.5.2.2
ECAP のタイミング要件
209
6.11.5.2.3
ECAP スイッチング特性
211
6.11.5.3
拡張パルス幅変調 (ePWM)
6.11.5.3.1
EPWM のタイミング条件
6.11.5.3.2
EPWM のタイミング要件
215
6.11.5.3.3
EPWM スイッチング特性
217
EPWM の特性
6.11.5.4
拡張直交エンコーダ パルス (eQEP)
6.11.5.4.1
EQEP のタイミング条件
6.11.5.4.2
EQEP のタイミング要件
222
6.11.5.4.3
EQEP スイッチング特性
6.11.5.5
高速シリアル インターフェイス (FSI)
6.11.5.5.1
FSI のタイミング条件
6.11.5.5.2
FSIRX のタイミング要件
227
6.11.5.5.3
FSIRX スイッチング特性
6.11.5.5.4
FSITX スイッチング特性
230
6.11.5.5.5
FSITX SPI 信号モードのスイッチング特性
232
6.11.5.6
汎用入出力 (GPIO)
6.11.5.6.1
GPIO のタイミング条件
6.11.5.6.2
GPIO のタイミング要件
6.11.5.6.3
GPIO スイッチング特性
6.11.5.7
汎用メモリ コントローラ (GPMC)
6.11.5.7.1
GPMC のタイミング条件
6.11.5.7.2
GPMC/NOR フラッシュのタイミング要件 – 同期モード
6.11.5.7.3
GPMC/NOR フラッシュのスイッチング特性 - 同期モード 100MHz
241
6.11.5.7.4
GPMC/NOR フラッシュのタイミング要件 – 非同期モード
6.11.5.7.5
GPMC/NOR フラッシュのスイッチング特性 - 非同期モード 100MHz
244
6.11.5.7.6
GPMC/NAND フラッシュのタイミング要件 – 非同期モード
6.11.5.7.7
GPMC/NAND フラッシュのスイッチング特性 - 非同期モード 100MHz
247
6.11.5.8
インター インテグレーテッド サーキット (I2C)
6.11.5.8.1
I2C
6.11.5.9
LIN (Local Interconnect Network)
6.11.5.9.1
LIN のタイミング条件
6.11.5.9.2
LIN のタイミング要件
6.11.5.9.3
LIN スイッチング特性
6.11.5.10
モジュラー・コントローラ・エリア・ネットワーク (MCAN)
6.11.5.10.1
MCAN のタイミング条件
6.11.5.10.2
MCAN スイッチング特性
6.11.5.11
シリアル・ペリフェラル・インターフェイス (SPI)
6.11.5.11.1
SPI のタイミング条件
6.11.5.11.2
SPI コントローラ モードのタイミング要件
260
6.11.5.11.3
SPI コントローラ モードのスイッチング特性 (クロック位相 = 0)
262
6.11.5.11.4
SPI ペリフェラル モードのタイミング要件
264
6.11.5.11.5
SPI ペリフェラル モードのスイッチング特性
266
6.11.5.12
マルチメディア カード セキュア デジタル (MMCSD)
6.11.5.12.1
MMC のタイミング条件
6.11.5.12.2
MMC のタイミング要件 - SDカードのデフォルト速度モード
270
6.11.5.12.3
MMC スイッチング特性 - SD カード デフォルト高速モード
272
6.11.5.12.4
MMC のタイミング要件 - SDカードの高速度モード
274
6.11.5.12.5
MMC スイッチング特性 - SDカード高速モード
276
6.11.5.13
オクタル シリアル ペリフェラル インターフェイス (OSPI)
6.11.5.13.1
OSPI のタイミング条件
6.11.5.13.2
OSPI PHY モード
6.11.5.13.2.1
PHY データ トレーニング付き OSPI
6.11.5.13.2.1.1
PHY データ トレーニング用の OSPI DLL 遅延マッピング
6.11.5.13.2.1.2
OSPI のタイミング要件 - PHY データ トレーニング
283
6.11.5.13.2.1.3
OSPI のスイッチング特性 - PHY データ トレーニング
285
6.11.5.13.2.2
データ トレーニングなし OSPI0
6.11.5.13.2.2.1
OSPI0 PHY SDR のタイミング
6.11.5.13.2.2.1.1
OSPI0 の DLL 遅延マッピング – PHY SDR タイミング モード
6.11.5.13.2.2.1.2
OSPI0 のタイミング要件 - PHY SDR モード
290
6.11.5.13.2.2.1.3
OSPI0 のスイッチング特性 - PHY SDR モード
292
6.11.5.13.2.2.2
OSPI0 PHY DDR のタイミング
6.11.5.13.2.2.2.1
OSPI0 の DLL 遅延マッピング – PHY DDR タイミング モード
6.11.5.13.2.2.2.2
OSPI0 のタイミング要件 - PHY DDR モード
296
6.11.5.13.2.2.2.3
OSPI0 のスイッチング特性 - PHY DDR モード
298
6.11.5.13.2.3
データ トレーニングなし OSPI1
6.11.5.13.2.3.1
OSPI1 PHY SDR のタイミング
6.11.5.13.2.3.1.1
OSPI1 の DLL 遅延マッピング – PHY SDR タイミング モード
6.11.5.13.2.3.1.2
OSPI1 のタイミング要件 - PHY SDR モード
303
6.11.5.13.2.3.1.3
OSPI1 のスイッチング特性 - PHY SDR モード
305
6.11.5.13.2.3.2
OSPI1 PHY DDR のタイミング
6.11.5.13.2.3.2.1
OSPI1 の DLL 遅延マッピング – PHY DDR タイミング モード
6.11.5.13.2.3.2.2
OSPI1 のタイミング要件 - PHY DDR モード
309
6.11.5.13.2.3.2.3
OSPI1 のスイッチング特性 - PHY DDR モード
311
6.11.5.13.3
OSPI タップ モード
6.11.5.13.3.1
OSPI タップ SDR のタイミング
6.11.5.13.3.1.1
OSPI のタイミング要件 - タップ SDR モード
315
6.11.5.13.3.1.2
OSPI のスイッチング特性 - タップ SDR モード
317
6.11.5.13.3.2
OSPI0 タップ DDR のタイミング
6.11.5.13.3.2.1
OSPI のタイミング要件 - タップ DDR モード
320
6.11.5.13.3.2.2
OSPI のスイッチング特性 - タップ DDR モード
322
6.11.5.14
プログラマブル リアルタイム ユニットおよび産業用通信サブシステム (PRU-ICSS)
6.11.5.14.1
PRU-ICSS プログラマブル リアルタイム ユニット (PRU)
6.11.5.14.1.1
PRU-ICSS PRU のタイミング条件
6.11.5.14.1.2
PRU-ICSS PRU のスイッチング特性 – 直接出力モード
327
6.11.5.14.1.3
PRU-ICSS PRU のタイミング要件 – パラレル キャプチャ モード
329
6.11.5.14.1.4
PRU-ICSS PRU のタイミング要件 – シフトイン モード
331
6.11.5.14.1.5
PRU-ICSS PRU のスイッチング特性 – シフト アウト モード
333
6.11.5.14.2
PRU-ICSS PRU シグマ デルタおよびペリフェラルインターフェイス
6.11.5.14.2.1
PRU_ICSS PRU シグマ デルタおよびペリフェラル インターフェイスのタイミング条件
6.11.5.14.2.2
PRU_ICSS PRU のタイミング要件 – シグマ デルタ モード
337
6.11.5.14.2.3
PRU-ICSS PRU タイミング要件 – ペリフェラル インターフェイス モード
339
6.11.5.14.2.4
PRU-ICSS PRU スイッチング特性 - ペリフェラル インターフェイス モード
341
6.11.5.14.3
PRU-ICSS パルス幅変調 (PWM)
6.11.5.14.3.1
PRU-ICSS PWM のタイミング条件
6.11.5.14.3.2
PRU-ICSS PWM スイッチング特性
345
6.11.5.14.4
PRU-ICSS 産業用イーサネット ペリフェラル (IEP)
6.11.5.14.4.1
PRU-ICSS IEP のタイミング条件
6.11.5.14.4.2
PRU-ICSS IEP タイミング要件 - SYNCx による入力有効化
349
6.11.5.14.4.3
PRU-ICSS IEP のタイミング要件 - デジタル IO
351
6.11.5.14.4.4
PRU-ICSS IEP タイミング要件- LATCHx_IN
353
6.11.5.14.5
PRU-ICSS UART (ユニバーサル非同期レシーバ / トランスミッタ)
6.11.5.14.5.1
PRU-ICSS UART のタイミング条件
6.11.5.14.5.2
PRU-ICSS UART タイミング要件
6.11.5.14.5.3
PRU-ICSS UART スイッチング特性
358
6.11.5.14.6
PRU-ICSS 拡張キャプチャ ペリフェラル (ECAP)
6.11.5.14.6.1
PRU-ICSS ECAP のタイミング条件
6.11.5.14.6.2
PRU-ICSS ECAP タイミング要件
362
6.11.5.14.6.3
PRU-ICSS ECAP スイッチング特性
364
6.11.5.14.7
PRU-ICSS MDIO および MII
6.11.5.14.7.1
PRU-ICSS MDIO のタイミング
6.11.5.14.7.1.1
PRU-ICSS MDIO のタイミング条件
6.11.5.14.7.1.2
PRU-ICSS MDIO タイミング要件
6.11.5.14.7.1.3
PRU-ICSS MDIO スイッチング特性
370
6.11.5.14.7.2
PRU-ICSS MII のタイミング
6.11.5.14.7.2.1
PRU-ICSS MII のタイミング条件
6.11.5.14.7.2.2
PRU_ICSSG MII のタイミング要件 – MII[x]_RX_CLK
374
6.11.5.14.7.2.3
PRU-ICSS MII のタイミング要件 - MII[x]_RXD[3:0]、MII[x]_RX_DV、MII[x]_RX_ER
376
6.11.5.14.7.2.4
PRU-ICSS MII スイッチング特性 - MII[x]_TX_CLK
378
6.11.5.14.7.2.5
PRU-ICSS MII スイッチング特性 - MII[x]_TXD[3:0] および MII[x]_TXEN
380
6.11.5.15
シグマ デルタ フィルタ モジュール (SDFM)
6.11.5.15.1
SDFM のタイミング条件
6.11.5.15.2
SDFM スイッチング特性
6.11.5.16
UART (ユニバーサル非同期レシーバ / トランスミッタ)
6.11.5.16.1
UART のタイミング条件
6.11.5.16.2
UART のタイミング要件
6.11.5.16.3
UART スイッチング特性
388
6.11.5.17
ユニバーサル シリアル バス (USB)
6.11.6
エミュレーションおよびデバッグ
6.11.6.1
JTAG
6.11.6.1.1
JTAG のタイミング条件
6.11.6.1.2
JTAG のタイミング要件
6.11.6.1.3
JTAG スイッチング特性
395
6.11.6.2
トレース
6.11.6.2.1
デバッグ トレースのタイミング条件
6.11.6.2.2
デバッグ トレースのスイッチング特性
399
6.12
デカップリング コンデンサの要件
6.12.1
デカップリング コンデンサの要件
7
詳細説明
7.1
概要
7.2
プロセッサ サブシステム
7.2.1
Arm Cortex-R5F サブシステム
8
アプリケーション、実装、およびレイアウト
8.1
デバイスの接続およびレイアウトの基礎
8.1.1
外部発振器
8.1.2
JTAG、EMU、およびトレース
8.1.3
ハードウェア リファレンス設計およびガイドライン
8.1.4
USB 2.0 の動作
8.2
OSPI のリセット
9
デバイスおよびドキュメントのサポート
9.1
デバイスの命名規則
9.1.1
標準パッケージの記号化
9.1.2
デバイスの命名規則
9.2
ツールとソフトウェア
9.3
ドキュメントのサポート
9.4
サポート リソース
9.5
商標
9.6
静電放電に関する注意事項
9.7
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZCZ|324
MPBGA29A
サーマルパッド・メカニカル・データ
発注情報
jajsvm4c_oa
6.11.3.1
システムのタイミング条件
パラメータ
最小値
最大値
単位
入力条件
SR
I
入力スルーレート
0.5
2
V/ns
出力条件
C
L
出力負荷容量
3
30
pF