JAJSHE6A October   2018  – MAY 2019 DRV8876

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      概略回路図
  4. 改訂履歴
  5. ピン構成および機能
    1.     端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格 (通信機器)
    3. 6.3 推奨動作条件
    4. 6.4 熱特性
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 外付け部品
      2. 7.3.2 制御モード
        1. 7.3.2.1 PH/EN 制御モード (PMODE = 論理 Low)
        2. 7.3.2.2 PWM 制御モード (PMODE = 論理 High)
        3. 7.3.2.3 独立ハーフブリッジ制御モード (PMODE = Hi-Z)
      3. 7.3.3 電流センスおよびレギュレーション
        1. 7.3.3.1 電流センシング
        2. 7.3.3.2 電流レギュレーション
          1. 7.3.3.2.1 固定オフ時間電流チョッピング
          2. 7.3.3.2.2 サイクル単位電流チョッピング
      4. 7.3.4 保護回路
        1. 7.3.4.1 VM 電源低電圧誤動作防止 (UVLO)
        2. 7.3.4.2 VCP チャージ・ポンプ低電圧誤動作防止 (CPUV)
        3. 7.3.4.3 OUT 過電流保護 (OCP)
        4. 7.3.4.4 過熱検出保護 (TSD)
        5. 7.3.4.5 フォルト条件のまとめ
      5. 7.3.5 ピン構造図
        1. 7.3.5.1 論理レベル入力
        2. 7.3.5.2 トライレベル入力
        3. 7.3.5.3 クワッドレベル入力
    4. 7.4 デバイスの機能モード
      1. 7.4.1 アクティブ・モード
      2. 7.4.2 低消費電力スリープ・モード
      3. 7.4.3 フォルト・モード
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 主要アプリケーション
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 詳細な設計手順
          1. 8.2.1.2.1 電流センスおよびレギュレーション
          2. 8.2.1.2.2 消費電力および出力電流特性
          3. 8.2.1.2.3 熱性能
            1. 8.2.1.2.3.1 定常状態熱性能
            2. 8.2.1.2.3.2 過渡熱性能
        3. 8.2.1.3 アプリケーション曲線
      2. 8.2.2 代替アプリケーション
        1. 8.2.2.1 設計要件
        2. 8.2.2.2 詳細な設計手順
          1. 8.2.2.2.1 電流センスおよびレギュレーション
        3. 8.2.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
    1. 9.1 バルク・コンデンサ
  10. 10レイアウト
    1. 10.1 レイアウトの注意点
    2. 10.2 レイアウト例
      1. 10.2.1 HTSSOP のレイアウト例
      2. 10.2.2 VQFN のレイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 コミュニティ・リソース
    4. 11.4 商標
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RGT|16
  • PWP|16
サーマルパッド・メカニカル・データ
発注情報

制御モード

DRV887x ファミリは、EN/IN1 ピンと PH/IN2 ピンで各種制御方式をサポートするために 3 つのモードを備えています。制御モードは、PMODE ピンを論理 Low、論理 High、Hi-Z のいずれかに設定して選択します (Table 2 参照)。nSLEEP ピンによりデバイスがイネーブルされると、PMODE ピンの状態がラッチされます。PMODE の状態を変更するには、nSLEEP ピンを論理 Low にし、tSLEEP 時間待機して、PMODE ピンの入力を変更し、nSLEEP ピンを論理 High に戻してデバイスをイネーブルします。

Table 2. PMODE の機能

PMODE の状態 制御モード
PMODE = 論理 Low PH/EN
PMODE = 論理 High PWM
PMODE = Hi-Z 独立ハーフブリッジ
DRV8876 bridge_control_slvsds7.gifFigure 10. H ブリッジの動作モード

入力は、静的電圧 (100% 駆動モード) またはパルス幅変調 (PWM) 電圧 (PWM 駆動モード) の信号に対応します。VM を印加する前に、デバイスの入力ピンに電力を供給しても問題ありません。入力がなくても出力が確実に Hi-Z になるように、EN/IN1 および PH/IN2 ピンにはデフォルトで内部プルダウン抵抗が接続されています。

以下に、各制御モードの真理値表を示します。これらの表は内部電流レギュレーション機能を考慮していないことに注意してください。また、DRV887x ファミリでは、ハーフブリッジのハイサイド MOSFET とローサイド MOSFET の切り替え時に自動的にデッドタイムが生成されます。

Figure 10 に、H ブリッジの各種状態の呼称と構成を示します。