JAJSXA0
September 2025
DS160PR410-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
DC の電気的特性
5.6
高速電気的特性
5.7
SMBUS/I2C タイミング特性
5.8
代表的特性
5.9
代表的なジッタ特性
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
リニア イコライゼーション
6.3.2
フラット ゲイン
6.3.3
レシーバ検出ステート マシン
6.3.4
クロス ポイント
6.4
デバイスの機能モード
6.4.1
アクティブ PCIe モード
6.4.2
リニア イコライザ (バッファ) モード
6.4.3
スタンバイ モード
6.5
プログラミング
6.5.1
ピン モード
6.5.1.1
5 レベル制御入力
6.5.2
SMBUS/I2C レジスタ制御インターフェイス
6.5.2.1
共有レジスタ
6.5.2.2
チャネル レジスタ
6.5.3
SMBus/I 2 C コントローラ モード構成 (EEPROM セルフ ロード)
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.2.1
x4 レーン構成
7.2.1.1
設計要件
7.2.1.2
詳細な設計手順
7.2.1.3
アプリケーション曲線
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
ドキュメントのサポート
8.1.1
関連資料
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
商標
8.5
静電気放電に関する注意事項
8.6
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGF|40
MPQF173F
サーマルパッド・メカニカル・データ
RGF|40
QFND710
発注情報
jajsxa0_oa
jajsxa0_pm
7.4
レイアウト