JAJSEN4J January   2007  – July 2023 TXS0102

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. ピン構成および機能
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電気的特性
    6. 6.6  タイミング要件:VCCA = 1.8V ± 0.15V
    7. 6.7  タイミング要件:VCCA = 2.5V ± 0.2V
    8. 6.8  タイミング要件:VCCA = 3.3V ± 0.3V
    9. 6.9  スイッチング特性:VCCA = 1.8V ± 0.15V
    10. 6.10 スイッチング特性:VCCA = 2.5V ± 0.2V
    11. 6.11 スイッチング特性:VCCA = 3.3V ± 0.3V
    12. 6.12 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 アーキテクチャ
      2. 8.3.2 入力ドライバの要件
      3. 8.3.3 出力負荷に関する検討事項
      4. 8.3.4 イネーブルおよびディセーブル
      5. 8.3.5 I/O ラインのプルアップ抵抗またはプルダウン抵抗
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

パラメータ測定情報

特に記述のない限り、すべての入力パルスは、以下の特性を持つジェネレータで生成されます。

  • PRR 10MHz
  • ZO = 50W
  • dv/dt ≧ 1V/ns

注: すべてのパラメータと波形が、すべてのデバイスに適用できるわけではありません。
GUID-09F9EB67-0144-4C42-AC02-98FE3760E70A-low.gif図 7-1 プッシュプル・ドライバを使用したデータ・レート、パルス幅、伝搬遅延、
出力の立ち上がり時間と立ち下がり時間の測定
GUID-0BA598F9-10B3-47B5-A2AB-38B16C83BCD2-low.gif図 7-2 オープン・ドレイン・ドライバを使用したデータ・レート、パルス幅、伝搬遅延、
出力の立ち上がり時間と立ち下がり時間の測定
GUID-ED0948A5-E406-49B6-8F3E-32577E0E0563-low.gif図 7-3 イネーブル / ディセーブル時間測定用の負荷回路
表 7-1 イネーブル / ディセーブルのタイミング用のスイッチ構成
テスト S1
tPZL(2)、tPLZ (1) 2 × VCCO
tPHZ(1)、tPZH(2) オープン
tPLZ と tPHZ は tdis と同じです。
tPZL と tPZH は ten と同じです。
GUID-C6BAA2FE-3BC7-4933-B6AD-A7E2400321FB-low.gif
(1) いずれの入力パルスも一度に 1 つずつ測定され、測定するたびに 1 回遷移します。
図 7-4 電圧波形のパルス幅
GUID-259F8CE8-D72F-419C-9A5A-609E115AFCE0-low.gif
(1) いずれの入力パルスも一度に 1 つずつ測定され、測定するたびに 1 回遷移します。
図 7-5 電圧波形の伝搬遅延時間
GUID-A3B4429E-35E1-4278-8492-548F103764AB-low.gif
(1) 波形 1 は、出力が Low になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディセーブルになっている場合は除きます。
(2) 波形 2 は、出力が High になるような内部条件を持つ出力についてのものです。ただし、出力制御によってディセーブルになっている場合は除きます。
図 7-6 電圧波形のイネーブル時間とディセーブル時間