JAJSCB0E June 2016 – December 2021 UCC21520
PRODUCTION DATA
UCC21520および UCC21520A は、絶縁されたデュアル・チャネルのゲート・ドライバで、ピーク電流はソース 4A、シンク 6A です。パワー MOSFET、IGBT、および SiC MOSFET を最大 5MHz で駆動するよう設計され、伝搬遅延とパルス幅歪みはクラス最良です。
入力側は 5.7kVRMS の強化絶縁バリアによって 2 つの出力ドライバと分離され、同相過渡耐性 (CMTI) は最小で 100V/ns です。2 つの 2 次側ドライバ間は、内部的に機能絶縁されているため、1500VDC までの電圧で動作します。
すべてのドライバは、2 つのローサイド・ドライバ、2 つのハイサイド・ドライバ、またはデッドタイム (DT) をプログラム可能な 1 つのハーフ・ブリッジ・ドライバとして構成可能です。ディセーブル・ピンは、HIGH に設定されると両方の出力を同時にシャットダウンし、オープンまたは接地されると通常動作になります。フェイルセーフ対策として、1 次側のロジック障害が発生すると、両方の出力が強制的に LOW になります。
部品番号 | パッケージ | 本体サイズ (公称) |
---|---|---|
UCC21520DW | DW SOIC (16) | 10.30mm × 7.50mm |
UCC21520ADW | DW SOIC (16) | 10.30mm × 7.50mm |