JAJA913 June   2025 DP83826AE , DP83826AI

 

  1.   1
  2.   KSZ8081MNX/RNB から DP83826A へのシステム ロールオーバ
  3.   商標
  4. 1目的
  5. 2必要な変更
    1. 2.1 ストラップ抵抗の値
    2. 2.2 ピン 2 の外部コンデンサ
    3. 2.3 ピン 16 の二重ストラップ (DP83826A BASIC モード)
    4. 2.4 オートネゴシエーションがイネーブルの 10M の選択 (DP83826A BASIC モード)
    5. 2.5 EtherCAT スレーブの Tx および Rx 動作のための LED_1 の構成 (DP83826A BASIC モード)
    6. 2.6 レイアウトでのサーマル パッドの調整
    7. 2.7 物理レイヤ ID レジスタ
  6. 3変更の可能性
    1. 3.1 ピン 11 の MDIO プルアップ抵抗
    2. 3.2 MDIO レジスタの書き込み
    3. 3.3 磁気部品のセンター タップにあるコンデンサ
  7. 4情報の変更
  8. 5ピン配置マッピング
    1. 5.1 ピン マッピング
  9. 6DP83826A のストラップ構成
    1. 6.1 ブートストラップ構成

ピン マッピング

以下の表に、DP83826A と KSZ8081MNX/RNB のピン配置マッピングを示します。ピン マッピングと更新の詳細については、DP83826A データシートを参照してください。

表 5-1 ピン配置マッピング
ピン番号KSZ8081MNX/RNB のピンの機能DP83826A の BASIC モード ピン機能DP83826A の ENHANCED モード ピン機能
1GNDMode SelectMode Select
2VDD_1.2CEXTCEXT
3VDDA_3.3VDDA3V3VDDA3V3
4RXMRD_MRD_M
5RXPRD_PRD_P
6TXMTD_MTD_M
7TXPTD_PTD_P
8XOXOXO
9XIXI/50MHzInXI/50MHzIn
10REXTRBIASRBIAS
11MDIOMDIOMDIO
12MDCMDCMDC
13PHYAD0 (RXD3)RX_D3RX_D3
14PHYAD1 (RXD2)RX_D2RX_D2
15RXD1/PHYAD2RX_D1RX_D1
16RXD0/ DUPLEXRX_D0RX_D0
17VDDIOVDDIOVDDIO
18RXDV/ CONFIG2RX_DV/CRS _DVRX_DV/CRS _DV
19RXC/ B-CAST_OFFRX_CLK/50MHz_OutputRX_CLK/50MHz_RMII
20RXER/ ISORX_ERRX_ER
21INTRP/ NAND_Tree#INTPWRDN/INT
22TXCTX_CLKTX_CLK
23TXENTX_ENTX_EN
24TXD0TX_D0TX_D0
25TXD1TX_D1TX_D1
26TXD2TX_D2TX_D2
27TXD3TX_D3TX_D3
28COL/ CONFIG0COLCOL/LED2/GPIO
29CRS/ CONFIG1CRSCRS/LED3
30LED0/ NWAYEN ILED0LED0
31LED1/ SPEEDLED1LED1
32RST#RST_NRST_N