JAJAA95 November   2025 AM62A7 , AM67A , TDA4AL-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VM , TDA4VP-Q1

 

  1.   1
  2.   概要
  3.   商標
  4. 1はじめに
  5. 2C7xMMA DDR 使用状況の分析と最適化
  6. 3J722S と MobileNet に基づくテスト
    1. 3.1 ファームウェアのコンパイルと環境設定
    2. 3.2 モデルのエクスポートとオンボード推論
    3. 3.3 メモリ統計
    4. 3.4 メモリマップの変更
    5. 3.5 SDK の再コンパイルとボードへの更新
    6. 3.6 オンボードテスト
  7. 4まとめ
  8. 5参考資料

はじめに

TI の SoC は共有メモリアプローチを採用しています。つまり、NPU は他のコアと物理メモリを共有します。デフォルトのシステムでは、SoC のリソースに基づいて NPU 用に比較的大量のメモリが予約されています。予約済みメモリは他のコアでは使用できないため、メモリに制約がある状況では、必要なメモリを取得できないために他のプロセスが失敗する可能性があります。一方、NPU は事前に割り当てられたメモリ空間を完全に使用できず、貴重なリソースを浪費する可能性があります。したがって、リソース利用率を最大化するためには、モデルの実際の実行時条件に応じて C7xMMA にメモリ空間を割り当てる必要があります。